电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AE30M7200DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AE30M7200DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AE30M7200DGR - - 点击查看 点击购买

550AE30M7200DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AE30M7200DGR规格参数

参数名称属性值
类型VCXO
频率30.72MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
高手请进,下载内核时遇到问题
最近在某款路由器上移植linux kernel. 路由器上已经装好了uboot,本机建立了tftp服务,并把编译好的内核放在了tftp主目录下。但是在路由器的uboot中使用tftp下载kernel时, 只下载了512B就停止 ......
zxw2000zxw2000 嵌入式系统
大三自动化学生求助!!!!
各位前辈: 大家好! 我是一名大三的学生,学的是自动化! 我想以后工作的时候找到设计或者研发方面的工作, 就是不知道现在应该在哪方面着重学习! 希望各 ......
edsonz117 单片机
JLINK无法给9b96烧写程序
本来一直好好的,昨天换了个AD芯片,把电压由5v提高到15v,没有细看就加电,然后闻到刺鼻的味道,立马断电,感觉是9B96周围的片子可能有哪个烧掉,正在排查的时候,发现JLINK无法给9B96烧写程序 ......
jensenhero 微控制器 MCU
开发板烧写问题,求助
开发板启动不起来了,前期烧写了vivi,kernel和root,再重新起动,结果出现下面的信息,烦请高手指点下: VIVI version 0.1.4 (root@linux9) (gcc version 2.95.2 20000516 (release) [Rebel.4MMU ......
zhufeiyu830 嵌入式系统
新手学DSP是先找中文书看,还是直接看官网上的文档呢?
新手学DSP是先找中文书看,还是直接看官网上的文档呢?大家偏向哪一种?...
安_然 DSP 与 ARM 处理器
can通信
本帖最后由 shijizai 于 2019-3-1 15:52 编辑 随便说吧,关于can通信 ...
shijizai stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 171  827  382  2470  803  13  14  18  42  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved