电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AE19M2000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AE19M2000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AE19M2000DGR - - 点击查看 点击购买

550AE19M2000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AE19M2000DGR规格参数

参数名称属性值
类型VCXO
频率19.2MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
看到这张图片我气得不行
刚刚上网看看有没有可能千元以下升级我的电脑,痴心想看看能不能换新主板(自然cpu可能也不得不换了)(不知道我的DDR2的内存条还能不能用),看到这张图片我气得不行 我也是穷人 https://b ......
wangfuchong 聊聊、笑笑、闹闹
利尔达的430仿真器接线头做法
弄了个利尔达的LSD-FET430 UIF 仿真器,14芯双排。现在想只接TEST、REST、GND,但这样接后我不清楚两排最中间两根针(是这两根吧,引脚定义也没找到。。。)之间应该个多大的电阻才合适,有知 ......
f166783980 微控制器 MCU
来晒晒传说中的数码相框 呵呵
之前坛子里有人关注这个,所以发现了一个简单版本 供大家娱乐 并引发思路 呵呵 46420 46421 46422...
soso 单片机
节能灯,电子镇流器十大经验定律续
节能灯,电子镇流器十大经验定律续各位:大家好! 自绌作(电子节能灯十大定律)登出以后,各方反映热烈,纷纷给本人以赞誉,本人深受鼓舞,对网友的厚爱表示感谢。有网友提出需要更具体的电路和 ......
zbz0529 电源技术
freescale codewarrior的make和debug按钮经常不起作用?
1 打开一个工程后,左边工程窗口中的make按钮经常点了却不执行任何操作,哪怕我刚把.c文件修改了,这使得我有时得在.c文件上右击选compile才能编译成功 2 有时工程窗口中的make和debug按钮发挥 ......
a5566255 NXP MCU
请教访问GPIO的结构体IOPreg的意义
小弟用2440,操作GPIO的的时候,需要把IO口映射到如下的结构体中 typedef struct { unsigned int rGPACON; // 00 unsigned int rGPADAT; unsigned int rPAD1; unsigned ......
caesar1980 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 252  1703  1120  677  2215  6  35  23  14  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved