电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533CC000109DG

产品描述DUAL FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小439KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533CC000109DG在线购买

供应商 器件名称 价格 最低购买 库存  
533CC000109DG - - 点击查看 点击购买

533CC000109DG概述

DUAL FREQUENCY XO, OE PIN 1

533CC000109DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 174.175824MHz
频率 - 输出 274.25MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Ordering Information:
Clock and data recovery
FPGA/ASIC clock generation
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-frequency output frequency from 10 to 945 MHz and
select frequencies to 1400 MHz. Unlike a traditional XO, where a different
crystal is required for each output frequency, the Si533 uses one fixed crystal
to provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si533
机械研究生学FPGA怎么样?
本人现在在上研究生,老师没有项目,想自学FPGA,求大声帮忙规划一下,用两年时间来学习,能达到什么程度啊?觉得做机械没出路了,现在要么电,要么控制 啊!谢谢各位了...
tao147258 FPGA/CPLD
【labview】
循环中的数据操作相关例程...
安_然 测试/测量
GPS导航仪使用的路径规划算法一般是什么?
RT。 是dijkstra么? 可是o(n^2)的复杂度就算是一个城市,GPS导航仪的芯片也承受不下来啊。 或者是什么近似算法?...
rogergui 嵌入式系统
PX2分享Android预设桌面定制与电量图标修改以及版本更改
目前桌面使用google默认使用Launche2,源代码位置为:sdk/packages/apps/Launcher2, 桌面快捷方式在:sdk/packages/apps/Launcher2/res/xml/default_workspace.xml中修改。如图: 206395 其 ......
穿prada的008 Linux开发
全人类最冷的42个笑话
全人类最冷的42个笑话 1. 有一只企鹅,他的家离北极熊家特别远,要是靠走的话,得走20年才能到。有一天,企鹅在家里呆着特别无聊,准备去找北极熊玩,与是他出门了,可是走到路的一半的时候发 ......
maker 聊聊、笑笑、闹闹
请教:vxworks下的goahead webserver建立的socket连接无法释放
硬件:s3c45108, 10M/100M 网卡,tornado2.0, vxworks5.4下用goahead webserver2.1.8 实现了web访问,但是如果网络突发流量很大时,会出现"panic: ring buffer overflow",如果这个时候正在访 ......
xieguangye 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2668  2699  1805  1159  1329  13  40  34  39  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved