电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532CC000382DG

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532CC000382DG在线购买

供应商 器件名称 价格 最低购买 库存  
532CC000382DG - - 点击查看 点击购买

532CC000382DG概述

DUAL FREQUENCY XO, OE PIN 2

532CC000382DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 150MHz
频率 - 输出 2100MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
ARM+FPGA方案论坛信息汇总
目前随着ARM的发展,ARM的主频越来越高,同时ARM保有对于DSP的价格优势,因此越来越多的ARM+FPGA控制架构出现在高速控制场合,希望能够取代DSP+FPGA的控制架构。作为一个初学者,我尝试着 ......
iarhust ARM技术
编码器的测速原理:M/T法
编码器的测速原理:大家都比较清楚在闭环伺服系统中,编码器的反馈脉冲个数和系统所走位置的多少成正比,但对于怎样通过编码器所反馈的脉冲个数来求得电机的旋转速度了解的人就不是很多了。   ......
wdxyx 工业自动化与控制
关于simpliciTI中的晶振设定问题
在simpliciTI中的例程中没有找到关于晶振的设定,但是却可以通讯,原因是什么呢?...
liuxs971102 无线连接
Beaglebone DS18B20 1602LCD(3.3V)
小弟最近在做一个基于Beaglebone的GSM无线温度报警的设计,温度传感器用DS18B20传感器,显示用1602,现在1602能够在正常的显示,但是DS18B20不能正确检测到初始化信号。(接的上拉电阻,一直检 ......
windboy123 DSP 与 ARM 处理器
使用VxWorks进行串口通信时遇到的诡异问题(基于Vmware)
  先说一下环境,使用Vxworks5.5+Tornado2.2,BSP是Pentium4的,因为没有奔四的机器,所以在机器上用Vmware虚拟了一个机器,编译好的自启动vxworks镜像就在虚拟机上运行。一共有3台PC作了这样 ......
szhgx26 实时操作系统RTOS
关于晶振1问?
各位大虾:MSP430F2012有自带的LF振荡电路,只要在外部XTin加入晶体就可以让它起振,从而给430提供时钟了 。请问能用带压控的高温晶体振荡器做为MSP430的时钟输入源吗?能的话怎样做?谢谢。...
lian 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2298  1813  1514  2732  1676  52  38  11  23  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved