电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534BA000762DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534BA000762DG在线购买

供应商 器件名称 价格 最低购买 库存  
534BA000762DG - - 点击查看 点击购买

534BA000762DG概述

QUAD FREQUENCY XO, OE PIN 2

534BA000762DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 174.175824MHz
频率 - 输出 274.25MHz
频率 - 输出 3148.35164MHz
频率 - 输出 4148.5MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
带宽、复杂性及性能方面的挑战推动汽车业向新型网络架构发展
管理学大师迈克尔·波特阐述企业的三大竞争战略是总成本领先战略、独树一帜战略和目标聚集战略。我们看到,在热力四射的中国汽车电子市场,半导体厂商也在强力推行这些战略,他们不断追 ......
bwandmff 汽车电子
【HC32F460开发板测评】(第三篇)LCR电桥设计—测评外部中断与定时器
本帖最后由 梦溪开物 于 2021-5-10 12:54 编辑 一、引言 是否可以说中断是单片机的灵魂呢?无论是低端单片机还是高端单片机,几乎都含有中断功能,当让能跑系统的还有线程。这次对HC32 ......
梦溪开物 国产芯片交流
基于24位Σ-Δ型ADC AD7793和数字隔离器ADUM5401的全隔离输入模块 (CN0066)
电路功能与优势 本电路为要求隔离的单电源输入电路设计提供了一种完整的解决方案。AD7793是一款24位Σ-Δ型ADC,内置片内PGA,因而可以直接处理来自传感器的小信号输入。PGA增益可以设置为1、2 ......
damiaa ADI 工业技术
一个方波产生电路
看到一个使用TLC27L2AIDR构成的方波产生电路,看不懂原理,麻烦帮忙看一下: 188005188006 ...
rain_noise 模拟与混合信号
evc移植的弱弱问题
各位大侠高手们,下弟最近有一个任务 就是将vc6.0下的程序移植到wince操作系统下的evc里跑起来 能否给些移植方面的宏观步骤指导及参考书什么的 小弟是刚刚接触wince操作系统和evc。。。。...
gaas 嵌入式系统
我也不想参加了,转战BBBlack了。
经过一段时间的了解,发现完成项目困难还挺多。 目前,手机也不支持蓝牙4.0,还需要CC-debuger和协议分析器。 另外,自己购买了BBBlack了,会多研究一下linux,与大家分享。 期望把senortag ......
reayfei 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1001  90  2404  189  1686  39  36  55  3  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved