电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB998M160DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530BB998M160DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530BB998M160DGR - - 点击查看 点击购买

530BB998M160DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BB998M160DGR规格参数

参数名称属性值
类型XO(标准)
频率998.16MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
【出售】闲置CortexM0板,仿真器,FPGA开发板,USB仿真器,铝盒子,芯片,评估板等
EKlm3s8962开发板 1个 250出CortexM0开发板,仿真器 1个 150出单要仿真器50,开发板100CREE 的led灯珠 带铝基板的 两个,不同色温,25出一袋AMP电位器,element14买的,两种一样5个,15出运放评 ......
phimas 淘e淘
有一个vxworks启动问题,紧急求救!
因cpu升级,从赛扬换成pentiumM,升级之后,vxworks image大一点就起不来,小一点就可以,仔细检查了内存的分配,还是不能解决,也问题有经验人士,但都没有获得解决,希望专家能够提供指导,非 ......
tunersys 实时操作系统RTOS
双口RAM在FPGA访问时,需要注意的问题
地址变换时,普通的二进制地址容易产生冒险竞争。推荐用格雷码变换的地址,每次地址变换只有一位信号发生变化,不会产生冒险竞争。 在控制时,注意读写地址不要冲突,FPGA要产生读,写标志标注 ......
eeleader FPGA/CPLD
嵌入式电子词典的设计与实现
毕业设计做的是嵌入式电子词典的设计与实现,那为高手给我指导一下,谢谢!...
tghtgl 嵌入式系统
18b20和ds1302在5110屏幕显示问题
同时使用18b20和ds1302在5110屏幕上显示时,为什么显示不出实时的温度,只有不变的一个00.05。 ...
wyf1101 51单片机
找不到女朋友的男人的八大特征
一、 穷 我想这已经是共识,没钱?那就别想谈女朋友了,别再幻想着什么纯洁无暇爱情了,都是扯淡。当你憋着小嘴愤愤不平的拿这个诅咒分手女友的无情的时候,那只能说明你无能懦夫懒惰加上小人 ......
破茧佼龙 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1632  1074  2538  510  666  23  2  21  12  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved