电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570NBC000142DGR

产品描述OSC XO 11.2896MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570NBC000142DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570NBC000142DGR - - 点击查看 点击购买

570NBC000142DGR概述

OSC XO 11.2896MHZ LVDS SMD

570NBC000142DGR规格参数

参数名称属性值
类型XO(标准)
频率11.2896MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
干簧管与霍尔效应传感器的选择与比较
本帖最后由 qwqwqw2088 于 2015-9-25 08:40 编辑 自从有了霍尔效应传感器以来,它夺得了设计师的设计想象力,一般认为固态器件比机械电子器件更为可靠。然而,当比较干簧管传感器技术与 ......
qwqwqw2088 模拟与混合信号
XPower的使用
用的时候出现:PowerEstimator:127-Power estimate is considered inaccurate.To seePower:1337-Clock frequency for clock net "clk_200m_dac" is zero.Power:1338-Clock frequency for one or ......
eeleader FPGA/CPLD
谢谢斑竹!再向斑竹请教(6)
谢谢斑竹。再向斑竹请教,麻烦斑竹了。同轴电缆的连接头可以换,但不是所有型号都可以换。那么同轴线呢?我以前说的那些微波器件之间的连接用什么样的连接线(同轴电缆同轴线以外)好呢?连接线 ......
xujia525 无线连接
博创2410UP TECH 2410 bootloader烧写
最近在学WINCE 5.0 我在使用博创2410UP TECH 2410试验箱时用随机光盘里面的BOOTLOADER 文件烧写引导文件 添加硬件后 输入命令行,sjf2410/f:2410loader.bin 然后选择K9S1208 PROG ......
lovelsc 嵌入式系统
菜鸟提问:关于触摸屏驱动加载的问题
本人在研华的PCM3350上移植WinCE4.2,目前触摸屏驱动一直加不上 具体情况如下:触摸屏光盘上提供了两个dll:TOUCHP.DLL USBPort.dll 我先修改了project.bib文件在MODULES里加入 TOUCHP. ......
toff 嵌入式系统
搜集的实际电路图(通信电路)
十分具体,可借鉴参考...
JasonYoo 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 323  63  2079  2755  1172  25  49  12  21  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved