电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570MBC000567DGR

产品描述OSC XO 225.0000MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570MBC000567DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570MBC000567DGR - - 点击查看 点击购买

570MBC000567DGR概述

OSC XO 225.0000MHZ LVPECL SMD

570MBC000567DGR规格参数

参数名称属性值
类型XO(标准)
频率225MHz
功能启用/禁用(可编程)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
语句的问题
【不懂就问】 自己学习cpld,就大量看程序例子 如图中, 【1】数据流描述程序中,assign #,看到书上说是暂时,这里的程序是什么意思? 【2】门极描述程序,是什么意思?...
shaorc FPGA/CPLD
F5529中UCOS的移植问题
在IAR中移植一切OK,但将IAR的代码移植到ccs程序跑飞,特别是看门狗定时中断,一旦移植,机器不断重启,大家帮忙看一下移植是否存在问题。 IAR中中断向量定义 COMMON INTVEC ......
never_morexx 实时操作系统RTOS
【ESP32学习】点灯
本帖最后由 dcexpert 于 2018-7-28 16:55 编辑 按照习惯,我们从点亮LED作为第一个程序。 在ESP32上,没有预定义LED对象,不能像pyboard上那样用pyb.LED(1).on()这样的方式点灯,而是需要 ......
dcexpert MicroPython开源版块
TMS320F28027之ADC零点偏移校准
零点偏移误差被定义为,当转换一个在VREFLO电压时得到的结果。这个基本误差会影响ADC的所有转换,包括满刻度的增益和线性度指标,决定了转换器的直流精度。零点偏移误差可能是正的,或者是负的 ......
Jacktang DSP 与 ARM 处理器
EEWORLD大学堂----PSoC创意项目展示:基于PSoC3的无线 EEG 信号获取系统
PSoC创意项目展示:基于PSoC3的无线 EEG 信号获取系统:https://training.eeworld.com.cn/course/2028...
chenyy DIY/开源硬件专区
大家推荐一些以太网转232的IC或者模块吧,
大家推荐一些以太网转232的IC或者模块,或者以太网转SPI...
kata 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1690  2880  528  748  297  35  58  11  16  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved