电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CBC000440DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570CBC000440DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570CBC000440DGR - - 点击查看 点击购买

570CBC000440DGR概述

ANY, I2C PROGRAMMABLE XO

570CBC000440DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【菜鸟求助】关于单片机控制双向晶闸管的电路,有几个问题向大家请教
本帖最后由 grove_armweak 于 2019-11-29 23:06 编辑 4475671。图中R1 用1W够吗? 2。R3R4R5 分别都用多大功率的好呢? 3。图中7407可以省略吗? 4。图中4584可 ......
grove_armweak 单片机
MSP430F5529 生成PWM波 with CCS
大概就是通过时钟来产生某个确定频率的PWM波 用FPGA可以得到更完美的波形,不过如果只是提供一个CLK波的话F5529LP就完全可以做到 #include unsigned int temp; int main(voi ......
火辣西米秀 微控制器 MCU
这个WINCE5.0机器怎么修改注册表
这个机器被NEC锁定了,无法进入系统,只能在这个界面,请问谁能在无数据线的情况下修改注册表,我有很多这种机器,屏是480X800高清屏,不知道能不能重装装CE系统?很想用来听歌与做开发实验用, ......
sxdz2010 嵌入式系统
如何抑制IGBT集电极过压尖峰
IGBT关断时,集电极电流Ic迅速减小到0,急剧变化的di/dt流经在系统杂散电感,产生感应电压ΔV。ΔV叠加在母线电压上,使IGBT承受高于平常的电压应力。哪怕这电压尖峰时间很短,也可能 ......
木犯001号 电源技术
德州、法意、亚德诺产品用户交流!群号281212533
德州、法意、亚德诺产品用户交流!群号281212533...
dai189 综合技术交流
蓝牙网格技术和家居自动化
2016年蓝牙5.0规范发布,相比之前的标准它具备更高的数据传输速率,并且为引入蓝牙低功耗(BLE)网络功能提供了方便,尤其是那些物联网(IoT)领域应用新需求的功能。就在一年后,即2017年7月 ......
Aguilera 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1187  2898  1026  915  350  28  54  31  23  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved