电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBC000765DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BBC000765DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BBC000765DGR - - 点击查看 点击购买

570BBC000765DGR概述

ANY, I2C PROGRAMMABLE XO

570BBC000765DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
一个关于传感器方面的知识问题,急!!!
本帖最后由 paulhyde 于 2014-9-15 09:44 编辑 如何实现一个红外温度传感器辨别门外来人与门内出人,有想法的高手指教指教啊,万分感谢!!! ...
roc19850 电子竞赛
问一个关于CH340T的问题
问一个问题CH340T支持WIN10吗? ...
wufeijian 综合技术交流
verilog仿真和书上不一样
module shunxu(q0,q1,q2,clk,clr);outputq0,q1,q2;inputclk,clr;regq0,q1,q2;regx,y;always @(posedge clk)beginif(clr)beginy<='b000;x<='b001;endelsebeginy<=x;x<={x,x};endq0< ......
常见泽1 FPGA/CPLD
关于在IspLever Classic中使用Verilog HDL语言编程的问题
问题是这样的,我想在IspLever Classic中用Verilog HDL语言,对GAL16V8D芯片进行编程,可是在建立文件时出现以下错误:Schematic/Verilog HDL design entry is not supportted with this instal ......
eeleader-mcu FPGA/CPLD
stm32F107 +83848 100M时候能收数据不能发数据
107+83848 在强制10M的模式下能够收发,强制100M能收到数据发不出数据,在自适应模式下和100M模式下一样,咋解决呢?...
L_686 stm32/stm8
网络管理员的出路
我04年专科法律毕业,之后找工作一直不顺利,在外面瞎混了一年,后来在培训机构培训了一年的网络工程师,期间通过培训老师的关系花了1700元找人替考了CCNA考试,拿到了CCNA证书(花钱买证书,主 ......
eeleader 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2411  2225  1832  903  1438  5  35  6  12  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved