电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534VB000536DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534VB000536DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534VB000536DGR - - 点击查看 点击购买

534VB000536DGR概述

QUAD FREQUENCY XO, OE PIN 2

534VB000536DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 137.209375MHz
频率 - 输出 237.209375MHz
频率 - 输出 337.209375MHz
频率 - 输出 437.209375MHz
功能启用/禁用
输出CMOS
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
请问CE6下的PerfMan工具如何生成?
请问CE6下的PerfMan工具如何生成?...
juliasun 嵌入式系统
vivado_hls 头文件问题
在windows平台vivado_hls版本2017.3.1下,用hls综合一个工程的时候,工程里有include pthread.h头文件,但是报错找不到这个头文件,添加这个头文件的路径进来也还是报错,请问这是什么原因呢?...
vivado入门人 FPGA/CPLD
51单片机做MP3
求大神给51单片机做MP3的原理图及程序...
www5201006 51单片机
秀一下我自己制作的arduino实验板
最近闲来无事,看到arduino比较火,就研究了一下,自己制作了一套最小系统并简单验证了一下12864显示文字功能,确实方便,在此秀一下,希望对单片机小白的同学有所帮助。 本次试验主要 ......
zzp1383 DIY/开源硬件专区
关于CCS4
我用ccs仿真时想看下代码运行到断点所用的时间 不知道在哪看 各位大神有知道的吗?????...
liubuwei8888 微控制器 MCU
EEWORLD大学堂----TI蓝牙低功耗技术BLE课程
TI蓝牙低功耗技术BLE课程:https://training.eeworld.com.cn/course/314 这是一个关于蓝牙低功耗技术概要的视频, 也介绍了目前德州仪器可以提供的一系列解决方案, 包括硬件, 开发板, 以及软件 ......
chenyy 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2311  854  2663  67  1031  36  3  17  51  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved