电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533CA000260DGR

产品描述DUAL FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小439KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

533CA000260DGR在线购买

供应商 器件名称 价格 最低购买 库存  
533CA000260DGR - - 点击查看 点击购买

533CA000260DGR概述

DUAL FREQUENCY XO, OE PIN 1

533CA000260DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型CMOS

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Ordering Information:
Clock and data recovery
FPGA/ASIC clock generation
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-frequency output frequency from 10 to 945 MHz and
select frequencies to 1400 MHz. Unlike a traditional XO, where a different
crystal is required for each output frequency, the Si533 uses one fixed crystal
to provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si533
MSP430F5529之ADC模数转换源程序
#include #include "msp430.h" #define WHEEL_DIR P8DIR #define WHEEL_OUT P8OUT #define WHEEL_EN BIT0 #define ADC_PORT_SEL P6SEL #define ADC_INPUT_A5 BI ......
fish001 微控制器 MCU
WIN10系统下安装CCS
请问大家,我的系统是WIN10,手里的仿真器是XDS510PLUS,我应该安装什么版本的CCS,最后可以给一个下载地址,谢谢了 ...
1059890310 DSP 与 ARM 处理器
智能小车地面控制端的设置
要求设计地面控制端,接收按键信息,并将控制信号注入跑道表面的细导线中,以非接触的方式控制智能小车的行进。 不允许用其他任何形式的通信。 智能小车自动识别黑色跑道并准确沿 ......
慈穹陌 电子竞赛
请教一个CE6.0下的hook问题
我使用g_hHook = QASetWindowsJournalHook(WH_JOURNALRECORD, MouseProc, &msg);返回成功了 LRESULT MouseProc(int nCode, WPARAM wParam, LPARAM lParam) { NKLOG(L"that's it!!"); ......
lmltmy 嵌入式系统
EEWORLD大学堂----直流电桥原理及操作 复旦大学
直流电桥原理及操作 复旦大学:https://training.eeworld.com.cn/course/5358直流电桥原理及操作 复旦大学...
抛砖引玉 测试/测量
小基站,5G时代也能站C位
对于基站(传统宏基站),大部分人都不会陌生,从2G到4G,我们日常使用的通信网络,都是借助这种传统宏基站完成各种数据信号传输。虽然也存在盲点和热点地区覆盖不足等问题,但由于2G到4G时代均 ......
zqy1111 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 229  2432  2813  295  1620  54  47  6  48  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved