电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD691M200DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD691M200DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AD691M200DGR - - 点击查看 点击购买

591AD691M200DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AD691M200DGR规格参数

参数名称属性值
类型XO(标准)
频率691.2MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
管脚为何用p^0而不用p1.0
51程序的位定义sbit p1_1=P1^0;不理解为何不用P1.0而用P1^0?还有头文件内定义该管脚地址用p1_1为何不用P1.0或P1^0?...
wrlsohu 51单片机
davinci 8168求指导
正在学习用SEED-DVS8168开发人脸识别应用程序,单纯的ARM端的QT GUI应用程序是可以跑起来,但是没有用到DSP,速度比较慢,所以要把算法部分放在DSP上跑,也就是要用McFW框架,可是研究了半天, ......
ee_mahui DSP 与 ARM 处理器
ccs中将程序固化到flash的方法
有哪位大神知道ccs中将程序固化到flash的方法 ...
dsp爱好者 微控制器 MCU
多线制对讲系统与普通对讲系统的对比
能行业,真正实现智能化的小区几乎没有。原因是大家虽然明白智能化是大势所趋,势在必行,但又热衷于教条地看“样板”、看“规模”、论“资质”、论“价格”,对智能化建设的实质,也就是智能化 ......
xyh_521 工业自动化与控制
PCB规则检查的时候发现的问题
请问发现以下这些问题,怎么改,很多都是这样的,这我选的元件就是这样,它怎么说我错了:Sad: ...
Hubble林 PCB设计
电平匹配
什么电平匹配 怎么实现电平匹配...
grace811226 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1333  2764  1713  570  310  7  21  5  16  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved