电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530TC125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530TC125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530TC125M000DG - - 点击查看 点击购买

530TC125M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530TC125M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率125 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
如何评估放大前置补偿器的性能(下)
放大器线性化的过度补偿前馈(OCFF)方法能够减小放大器的尺寸、节约成本,提高功率放大系统的总效率。 OCFF方法的品质因数的估计可以认为是基于这个假设的:失真向量的幅值之间很吻合,但相位之 ......
JasonYoo 无线连接
建议:坛里面组织LM3S8962开发板的朋友,对TI的驱动程序仔细研读
分配有开发板的朋友,每月提交一篇关于LM3S8962的使用心得。其实最好还是,像周立功那样,对所有的驱动程序进行分析验证,最后形成使用习惯,分享给广大学习者。这个任务很重,建议统一论坛组织 ......
eeleader 微控制器 MCU
POWER PCB教程 part3
继续:lol...
天道自然 PCB设计
电容三点式震荡电路『紧急求教』
这个震荡电路,一直调不出波形。不知道什么有什么错误之处。以前一样的电路调出过。不知道现在怎么出不来了。请大家帮忙看看。谢谢1...
g66651525 模拟电子
CCS加载中的一些问题的讨论
本帖最后由 dontium 于 2015-1-23 13:34 编辑 你好,我自己开发了一块6711的板子,我在用CCS LOAD PROGRAM 时候总是LOAD不进去,错误提示为: “FILE hello.out does not match the target e ......
paulguo 模拟与混合信号
渥瑞达“3G移动开发”免费试听课于北京交通大学举行,欢迎大家光临!
渥瑞达“3G移动开发”免费试听课于北京交通大学举行,欢迎大家光临! 渥瑞达“3G移动开发”免费试听课于北京交通大学举行,欢迎大家光临! 详情请参见 www.neworigin.net 同时欢迎 ......
deeply 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2214  1255  1417  2394  1227  33  10  20  36  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved