电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CC64M8100DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CC64M8100DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CC64M8100DG - - 点击查看 点击购买

530CC64M8100DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CC64M8100DG规格参数

参数名称属性值
类型XO(标准)
频率64.81MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
团购搞个pandaboard或者beagleboard吧
这两天看了看pandaboard ES 和 beagleboard xM / beaglebone 这些开源项目搞个团。板子看着都不错啊。...
peter_ly TI技术论坛
请教各位g2553的基本时钟问题
想问一下上电后的MCLK SMCLK ACLK的默认频率是多少呢? 论坛里的有个教程里面写的是g2231的 不知道一样不一样呢? 还有ACLK的时钟源要如何选择? 好像用户手册上面的寄存器里没有写选择位? ......
leover6 微控制器 MCU
用FPGA读数据
请问各位高手: 为什么我每次向FPGA读入数据是总是0呢?...
PLAYFPGA 嵌入式系统
请教SDQ接口
最近用到一款TI的电池管理芯片bq2023,其中有个SDQ引脚用于跟主机通讯,资料只提到SDQ是个单线串口,查不到它的具体协议,不知该怎样使用?期待了解的人帮忙,先谢啦!...
ouyangzan 嵌入式系统
TE6410 上 Android移植过程
http://cache.ourdev.cn/bbs_upload489681/files_28/ourdev_551359.jpg 本帖最后由 飞凌嵌入式 于 2010-4-29 08:38 编辑 其他TE6410资料请参考 www.witech.com.cn 1.安装linux 环境 ......
wrerer 嵌入式系统
今年的k题,分析装置是接220v的插头还是接在监测的用电器的插排插头上
如果直接接220v插头上,同时开多个用电器,那还怎么分辨出来电压电流等的特征啊。。。。 ...
夜深月微凉 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2532  1918  2258  2180  2725  27  49  13  50  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved