电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC63M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AC63M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530AC63M0000DG - - 点击查看 点击购买

530AC63M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AC63M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率63 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
邋遢是不是一种病?有没有人研究这个?百度想搜一本关于邋遢的书也搜不到。。
本帖最后由 ihalin 于 2016-11-16 16:33 编辑 邋遢是不是一种病?有没有人研究这个? ...
ihalin 聊聊、笑笑、闹闹
晶体管射随电路
在很多的电子电路中,为了减少后级电路对前级电路的影响和有些前级电路的输出要求有较强的带负载能力(即要求输出阻抗较低)时,要用到缓冲电路,从而达到增强电路的带负载能力和前后级阻抗匹配,晶 ......
fighting 模拟电子
单火线取电电路
本帖最后由 mogyz 于 2018-6-21 18:51 编辑 本人网购了一个单火线取电智能开关,拆开分析其电路原理,抄出的电路图如附件所示,电路图只有电源部分,单片机因为型号被生产厂家擦除了,所以单 ......
mogyz 综合技术交流
哪位可以帮我设计一个测试电感同名端的电路
我的电感是用于高频变压器,其中震荡线圈只有8圈,是环行变压器。哪位大哥可以抛砖引玉给小弟指点指点啊!怎么可以设计一个简单的电路就可以测试同名端了...
shenbian 测试/测量
基于AM335X开发板 (ARM Cortex-A8)——Linux系统使用手册 (上)
本篇文章主要讲解嵌入式板卡中Linux系统是如何正确测试、使用的,其中内容包含有U-Boot编译、U-Boot命令和环境变量说明、Linux内核编译、xtra驱动编译、系统信息查询、程序开机自启动说明、NFS ......
别打牛牛 DSP 与 ARM 处理器
【招聘】 【上海】待遇:5k以上 单片机开发工程师
公司性质:创业公司工作地点:上海 徐家汇招聘人数:1学历:不限性别:不限待遇:5k或以上工作职责描述:1、在技术研发项目中,负责基于单片机的软件设计、电路设计;2、负责项目的技术文档编制 ......
zgamma 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 922  156  1931  2773  36  17  23  15  27  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved