电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550JG27M0000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550JG27M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550JG27M0000DG - - 点击查看 点击购买

550JG27M0000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550JG27M0000DG规格参数

参数名称属性值
类型VCXO
频率27MHz
功能启用/禁用
输出CMOS
电压 - 电源1.8V
频率稳定度±20ppm
绝对牵引范围(APR)±235ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
纯干货!拿走不谢~是德科技电源解决方案汇总
干货!是德科技电源解决方案汇总在此,拿走不谢~~~{:1_144:} 是德科技利用新型直流台式电源加速测试的七种方法 340622 电源是工程师在工作台上最重要的工具之一。 从提供偏置电压给 LED ......
橙色凯 测试/测量
晒WEBENCH设计的过程+设计一款TI 易电源设计输出9V1.5A电路设计
本帖最后由 qwqwqw2088 于 2014-8-13 18:07 编辑 1,设计题目:设计一款TI 易电源设计输出9V1.5A电路设计 2,设计过程 要求是利用3节锂电池串接供电设计设计一款TI 易电源设计输出9V1.5A电 ......
qwqwqw2088 模拟与混合信号
MAX32630FTHR进程(2)AD转换并且串口输出
本帖最后由 ddllxxrr 于 2017-7-8 08:49 编辑 mbed之所以方便在于,它只几行代码就可以搞定在别的IDE十分复杂的东东。 我的目标是做个示波器,所以今天试了下AIN_0我想用这个管脚来进行数据 ......
ddllxxrr DIY/开源硬件专区
9.9元包邮的 ESP32-C3 开发板
前两天淘了一个 9.9 包邮的 ESP32-C3 开发板,预备尝试在上面运行 micropython。很小巧,做工也不错。 591366 591367 ...
dcexpert maychang趣味电子技术课堂
诚聘单片机软硬件工程师
我们是武汉做仪器仪表的公司,国外已有两家分公司。仪器控制使用的是ARM系统。 要求能熟练掌握对ARM芯片STM32的编程,能应用ARM芯片进行各模块的独立设计,相互模块间用CAN通信。 付出 ......
wsmgyp 嵌入式系统
在atmega16中使用中断来修改快速PWM的占空比问题
在快速PWM 模式15下计划通过INT0,和INT1来修改占空比的增减;可是试验发现中断失灵了。中断配置是正确的,屏蔽快速PWM模式后,中断可用。请问什么原因》...
selfstudy Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 78  2280  2513  127  2402  8  20  27  18  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved