电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CJ51M8400DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550CJ51M8400DG在线购买

供应商 器件名称 价格 最低购买 库存  
550CJ51M8400DG - - 点击查看 点击购买

550CJ51M8400DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550CJ51M8400DG规格参数

参数名称属性值
类型VCXO
频率51.84MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±130ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
keil 宏 变参 自定义printf
这段代码在GCC下可以编译通过,且正确执行!但是在keil V3.3中却不能通过编译,请问大家这是怎么回事?如果才能实现这个自定义的打印函数,我不想挨个来解析参数的! #define uprintf(n,myAr ......
yeluoke 嵌入式系统
分享模电经验
本帖最后由 Jacktang 于 2022-1-6 13:15 编辑 目前使用最广泛的功率放大电路是什么? 答:目前使用最广泛的功率放大电路是OTL和OCL电路。 什么是交越失真? 答:只有当|Ui|>Uo ......
Jacktang 模拟电子
protues仿真库问题
用protues仿真,找不到C8051系列单片机库,应该在哪里找呢?大侠们给帮个忙吧?先谢谢了!...
zhangjun1960 微控制器 MCU
4.5A的短路保护、自动恢复用什么电路可以实现啊?:)
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 国赛第一题 4.5A的短路保护、自动恢复用什么电路可以实现啊?:) ...
Kinger0 电子竞赛
【小梅哥FPGA进阶教程】第十二章 数字密码锁设计
十二、数字密码锁设计 本文由山东大学研友袁卓贡献,特此感谢实验目的 实现数字密码锁设计,要求矩阵按键输出且数码管显示输入密码,密码输入正确与否均会有相应标志信号产生。 实验平 ......
芯航线跑堂 FPGA/CPLD
JD642CPLD逻辑代码
// LOGIC: EPM3064 AutoFocus System glue logic // MODULE NAME: JD642 // FILE NAME: JD642.v // COMPANY: TINY NEST // DESIGNER: ZJD // REVISION HISTORY: 1.0 // ......
呱呱 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 734  1651  1083  2368  1733  15  34  22  48  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved