电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CJ40M0000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件    振荡器   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550CJ40M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550CJ40M0000DG - - 点击查看 点击购买

550CJ40M0000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550CJ40M0000DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codecompliant
其他特性TRAY
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率130 ppm
频率稳定性20%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
端子数量6
最大工作频率160 MHz
最小工作频率10 MHz
标称工作频率40 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
最大输出低电流32 mA
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.8mm
电源3.3 V
认证状态Not Qualified
最大压摆率75 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
光电二极管使用问题
请问各位大虾们,我现在想用一个光电二极管,但对它还不太熟悉,我想问下,如果一个1KHZ频率正弦波被光电二极管接收后,在光电二极管的输出端得到的是类似正弦模样的电信号吗?...
小喇叭 模拟电子
新手求助: lsd-test43044X-II
在做端口试验时候 LED灯为何无法闪烁???谢谢~...
donote 微控制器 MCU
103VE的SPI3使用求助
系统SPI1和SPI2工作正常,SPI3初始化后引脚状态都不对,请版主指点,谢谢! RCC_APB2PeriphClockCmd(RCC_APB2Periph_GPIOB, ENABLE); RCC_APB1PeriphClockCmd(RCC_APB1Periph_SPI2, ENA ......
zsk001 stm32/stm8
基于CC2652R的zigbee 3.0万能网关协调器
采用CC2652,使用LAUNCHXL-CC26X2R1开发板。串口接树莓派。 CC2652的网协调器,基于优化的simplelinkTI-RTOS。 1,优化无线收发接口,每个无线发送都会产生对应的confirm软中断命令,防止连 ......
罗菜鸟 无线连接
一封来自大四学生的信,虚心请教
开始做一下自我介绍吧,我是一名湘潭大学05级自动化专业的学生。性格能内能外,觉得 还应该不断完美。下面说一说我大学前面三年的生活吧。 大一大二没学什么课外的知识,平平淡淡, ......
liss6000 嵌入式系统
问一下关于LM35CZ温度传感器的问题
是这样的,小弟前几天在网上买了一个LM35CZ温度传感器,然后用仿真做了一个电路没问题,用这个传感器手册上给的双电源模式供电的时候,一接上我的稳压源就短路,请问这是怎么回事,感觉是传感器 ......
StruggleMySen 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 508  1478  505  1090  2301  40  43  32  27  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved