电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB155M520DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FB155M520DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FB155M520DG - - 点击查看 点击购买

531FB155M520DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FB155M520DG规格参数

参数名称属性值
类型XO(标准)
频率155.52MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
s3c2440 板子,在usb 下载NK 的时候容易导致电脑死机,大家遇到过么?
我们的2440 系统,usb 下载部分用的是优龙的程序,发现在下载nk 的时候容易导致 pc 死机。 同时,用activesync + evc 调试程序的时候,有时候2440 的板子会死机,这时,拔掉usb线,或者关闭24 ......
yppah2007 嵌入式系统
求购DSP2812开发板
求购闲置的DSP2812开发板。。功能丰富的。。配件、资料完整,板子完好。。有闲置的朋友请联系405962617...
chenjinst DSP 与 ARM 处理器
【课后练习】LaunchPad课后练习八之PWM
LaunchPad课后练习八之PWM 1。Timer_A实现PWM 可利用寄存器CCR0控制PWM周期,用某个寄存器CCRX控制占空比,这样Timer_A就可以产生任意占空比的PWM波形 做法如下: 保持CCR0值(周期不变) ......
常见泽1 微控制器 MCU
讨论一下题目啦
本帖最后由 paulhyde 于 2014-9-15 03:38 编辑 大家应该都拿到题目啦,赶紧出来讨论一下 ...
白丁 电子竞赛
STM8没有模拟电位脚Vref;有没什么办法替代
STM8芯片性价比很高;我选定了STM8S105;买了一块三合一开发板;后面发现这芯片省去了Vref脚; 要64脚封装以上的才有此脚;64脚的芯片价格又很高; 少了这个Vref脚,模拟量精度将降低很多;模拟信 ......
wdzywl stm32/stm8
用LDV4仿真,产生的波形出错
在tb中加上下面一组语句,用来产生波形文件。initial begin$shm_open("./SPISLAVE.shm");$shm_probe ("AS");end 如果把上面的语句注释掉,运行的过程似乎是正确的,如下:ncsim: v04.00.(s005): ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1637  2578  2223  1110  2072  6  16  57  36  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved