电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT5001AC-8E-33E0-66.666667Y

产品描述OSC XO 3.3V 66.666667MHZ OE
产品类别无源元件   
文件大小760KB,共12页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT5001AC-8E-33E0-66.666667Y概述

OSC XO 3.3V 66.666667MHZ OE

SIT5001AC-8E-33E0-66.666667Y规格参数

参数名称属性值
类型MEMS TCXO
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.039"(1.00mm)

文档预览

下载PDF文档
SiT5001
1-80 MHz MEMS TCXO and VCTCXO
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
Any frequency between 1 and 80 MHz accurate to 6 decimal places
100% pin-to-pin drop-in replacement to quartz-based (VC)TCXO
Frequency stability as low as ±5 ppm. Contact SiTime for tighter
stability options
Ultra low phase jitter: 0.5 ps (12 kHz to 20 MHz)
Voltage control option with pull range from ±12.5 ppm to ±50 ppm
LVCMOS compatible output with SoftEdge
option for EMI reduction
Voltage control, standby, output enable or no connect modes
Standard 4-pin packages: 2.5 x 2.0, 3.2 x 2.5, 5.0 x 3.2, 7.0 x 5.0 mm
Outstanding silicon reliability of 2 FIT, 10 times better than quartz
Pb-free, RoHs and REACH compliant
WiFi, 3G, LTE, SDI, Ethernet, SONET, DSL
Telecom, networking, smart meter, wireless, test instrumentation
Electrical Characteristics
Parameter
Output Frequency Range
Initial Tolerance
Stability Over Temperature
Symbol
f
F_init
F_stab
Min.
1
-1
-5
Typ.
Max.
80
1
+5
Unit
MHz
ppm
ppm
At 25°C after two reflows
Over operating temperature range at rated nominal power
supply voltage and load. (see
ordering codes on page 6)
Contact SiTime for tighter stability options.
Supply Voltage
Output Load
First year Aging
10-year Aging
Operating Temperature Range
Supply Voltage
T_use
Vdd
F_vdd
F_load
F_aging
-2.5
-4.0
-20
-40
1.71
2.25
2.52
2.70
2.97
Pull Range
Upper Control Voltage
Control Voltage Range
Control Voltage Input Impedance
Frequency Change Polarity
Control Voltage -3dB Bandwidth
Current Consumption
OE Disable Current
Standby Current
Duty Cycle
LVCMOS Rise/Fall Time
SoftEdge™ Rise/Fall Time
Output Voltage High
Output Voltage Low
Input Voltage High
Input Voltage Low
Input Pull-up Impedance
VOH
VOL
VIH
VIL
Z_in
PR
VC_U
VC_L
Z_vc
V_BW
Idd
I_OD
I_std
DC
Tr, Tf
45
90%
70%
Vdd-0.1
100
50
0.1
1.8
2.5
2.8
3.0
3.3
±12.5, ±25, ±50
Positive slope
31
29
1.5
100
8
33
31
31
30
70
10
55
2
10%
30%
250
0.1
+2.5
+4.0
+70
+85
1.89
2.75
3.08
3.3
3.63
ppb
ppm
ppm
ppm
°C
°C
V
V
V
V
V
ppm
V
V
k
kHz
mA
mA
mA
mA
µA
µA
%
ns
ns
Vdd
Vdd
Vdd
Vdd
k
No load condition, f = 20 MHz, Vdd = 2.5V, 2.8V or 3.3V.
No load condition, f = 20 MHz, Vdd = 1.8V.
Vdd = 2.5V, 2.8V or 3.3V, OE = GND, output is Weakly Pulled Down
Condition
±10% Vdd (±5% for Vdd = 1.8V)
15 pF ±10% of load
25°C
25°C
Extended Commercial
Industrial
Contact SiTime for any other supply voltage options.
All Vdds. Voltage at which maximum deviation is guaranteed.
Vdd = 1.8 V. OE = GND, output is Weakly Pulled Down
Vdd = 2.5V, 2.8V or 3.3V, ST = GND, output is Weakly Pulled Down.
Vdd = 1.8V. ST = GND, output is Weakly Pulled Down.
All Vdds
LVCMOS option. Default rise/fall time, All Vdds, 10% - 90% Vdd.
SoftEdge™ option. Frequency and supply voltage dependent.
OH = -7 mA, IOL = 7 mA, (Vdd = 3.3V, 3.0V)
IOH = -4 mA, IOL = 4 mA, (Vdd = 2.8V, 2.5V)
IOH = -2 mA, IOL = 2 mA, (Vdd = 1.8V)
Pin 1, OE or ST
Pin 1, OE or ST
SoftEdge™ Rise/Fall Time Table
SiTime Corporation
Rev. 1.0
990 Almanor Avenue
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised November 12, 2015
请教版主:关于BCD转换的编程
我正在作一个串口发送的东西,要求传送的数据格式为“紧缩BCD”码,即高半字节为十进制低位,低半字节为十进制高位(《三表远串标准》中要求的地址码和数据域定点浮点数用此码,真搞不懂,为什 ......
gutouabc123 微控制器 MCU
求助Symbian高手
小弟现在开始学习Symbian开发,问题是平台一直搞不定,各位高手有没有愿意帮助下的,我在这里感谢了!愿意一起学习的请加下小弟的QQ号,不胜感激!我刚入门买的书是《基于Symbian OS的手机开 ......
jenkin2000 嵌入式系统
数电学习笔记
下面是我学习数电时的一些理解和笔记,有什么不足之处,网大家不吝指正。 常用进制和进制之间的转换 一:常用进制 常用的进制有十进制,二进制,八进制,十六进制。 1:二进制 二进制 ......
zhangkai0215 电子竞赛
单片机串口通信时,出现了个问题,有点想不通!
当单片机烧录成功后,要是复位或者冷启动,我写的程序就会运行一次,PC机就会“I get ”(程序的运行结果是从PC机发送字符或者字符串,单片机会给PC一个反馈‘I get xx’)。自己以为问题出现在了 ......
xiangen0430 51单片机
小梅哥和你一起深入学习FPGA之word文档中加入代码的方法
相信有很多同学都和小梅哥一样,喜欢把自己的学习经历和技术经验通过文档的方式记录下来,其一可以发布到各大论坛,以和其它同样热爱技术的筒子们交流,其二,也能为自己如后复习滚固留下宝贵的 ......
小梅哥 FPGA/CPLD
[SAM R21]SAM R21 Xplained硬件分析(二)
本帖最后由 dcexpert 于 2015-1-17 21:44 编辑 接着前面的。 仿真器 仿真器的USB部分电路如下: 186019 数据线D+/D-上连接有ESD保护器件PRTR5V0U2X,可以有效的防止干扰信号对仿 ......
dcexpert Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1371  1312  220  239  1435  36  43  42  51  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved