电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2309A-1HDCG8

产品描述IC CLK BUFFER ZD 3.3V 16-SOIC
产品类别半导体    模拟混合信号IC   
文件大小61KB,共8页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准
下载文档 详细参数 选型对比 全文预览

2309A-1HDCG8在线购买

供应商 器件名称 价格 最低购买 库存  
2309A-1HDCG8 - - 点击查看 点击购买

2309A-1HDCG8概述

IC CLK BUFFER ZD 3.3V 16-SOIC

2309A-1HDCG8规格参数

参数名称属性值
类型零延迟缓冲器
PLL带旁路
输入LVTTL
输出LVTTL
电路数1
比率 - 输入:输出1:9
差分 - 输入:输出无/无
频率 - 最大值133MHz
分频器/倍频器无/无
电压 - 电源3 V ~ 3.6 V
工作温度0°C ~ 70°C
安装类型表面贴装
封装/外壳16-SOIC(0.154",3.90mm 宽)
供应商器件封装16-SOIC

文档预览

下载PDF文档
IDT2309A
3.3V ZERO DELAY CLOCK BUFFER
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
3.3V ZERO DELAY
CLOCK BUFFER
IDT2309A
FEATURES:
• Phase-Lock Loop Clock Distribution
• 10MHz to 133MHz operating frequency
• Distributes one clock input to one bank of five and one bank of
four outputs
• Separate output enable for each output bank
• Output Skew < 250ps
• Low jitter <200 ps cycle-to-cycle
• IDT2309A-1 for Standard Drive
• IDT2309A-1H for High Drive
• No external RC network required
• Operates at 3.3V V
DD
• Available in SOIC and TSSOP packages
DESCRIPTION:
The IDT2309A is a high-speed phase-lock loop (PLL) clock buffer,
designed to address high-speed clock distribution applications. The zero
delay is achieved by aligning the phase between the incoming clock and
the output clock, operable within the range of 10 to 133MHz.
The IDT2309A is a 16-pin version of the IDT2305A. The IDT2309A
accepts one reference input, and drives two banks of four low skew clocks.
The -1H version of this device operates up to 133MHz frequency and has
higher drive than the -1 device. All parts have on-chip PLLs which lock
to an input clock on the REF pin. The PLL feedback is on-chip and is
obtained from the CLKOUT pad. In the absence of an input clock, the
IDT2309A enters power down. In this mode, the device will draw less than
12µA for Commercial Temperature range and less than 25µA for Industrial
temperature range, and the outputs are tri-stated.
The IDT2309A is characterized for both Industrial and Commercial
operation.
FUNCTIONAL BLOCK DIAGRAM
16
CLKOUT
1
REF
PLL
2
CLKA1
3
CLKA2
14
CLKA3
15
CLKA4
S2
S1
8
9
Control
Logic
6
CLKB1
7
CLKB2
10
CLKB3
11
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
CLKB4
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2012 Integrated Device Technology, Inc.
AUGUST 2012
DSC - 6588/5

2309A-1HDCG8相似产品对比

2309A-1HDCG8 2309A-1HDCG 2309A-1HPGGI
描述 IC CLK BUFFER ZD 3.3V 16-SOIC IC CLK BUFFER ZD HI DRV 16-SOIC IC CLK BUFFER ZD HI DRV 16-TSSOP
类型 零延迟缓冲器 零延迟缓冲器 零延迟缓冲器
PLL 带旁路 带旁路 带旁路
输入 LVTTL LVTTL LVTTL
输出 LVTTL LVTTL LVTTL
电路数 1 1 1
比率 - 输入:输出 1:9 1:9 1:9
差分 - 输入:输出 无/无 无/无 无/无
频率 - 最大值 133MHz 133MHz 133MHz
分频器/倍频器 无/无 无/无 无/无
电压 - 电源 3 V ~ 3.6 V 3 V ~ 3.6 V 3 V ~ 3.6 V
工作温度 0°C ~ 70°C 0°C ~ 70°C -40°C ~ 85°C
安装类型 表面贴装 表面贴装 表面贴装
封装/外壳 16-SOIC(0.154",3.90mm 宽) 16-SOIC(0.154",3.90mm 宽) 16-TSSOP(0.173",4.40mm 宽)
供应商器件封装 16-SOIC 16-SOIC 16-TSSOP

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2319  2748  2054  282  2222  47  56  42  6  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved