电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB500M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EB500M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531EB500M500DGR - - 点击查看 点击购买

531EB500M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531EB500M500DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率500.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源2.5 V
认证状态Not Qualified
最大压摆率121 mA
标称供电电压2.5 V
表面贴装YES
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
adsv1.2 for arm 新建工程出现问题?望大侠帮帮忙
有哪位大侠知道下面的问题,请帮忙解答,本人不胜感激。 我用adsv1.2新建了一个工程文件然后make出现一个错误提示“error:All50E:Bad symbol start.s line 635 ”。这里声明一下:创建工程时 ......
hellomcu ARM技术
【已关闭】【征询贴】3.5寸TFT触摸屏
1.团长备案号:个人001 2.品牌:信利(全新原装) 26万色 6014160142 3.团购价格:数量50-100个:38元,100-200个:35元,200个以上30元 4.预计团购发起日期:2011.2.28 5.预计团购结束日期 ......
wanghongyang 淘e淘
AD10怎么修改十字铺铜之间的间距
如图所示,怎么修改这种十字铺铜中间的间距,就是要把间距加宽299763 ...
Ashley_Hu PCB设计
单片机复位的原理说明
单片机的复位电路使单片机进入复位状态。通过复位操作可以完成单片机的初始化,也可使处于死机状态下的单片机程序重新开始运行。   单片机复位的原理是,在时钟电路开始工作后,在单片 ......
火辣西米秀 微控制器 MCU
一周好资源(PCB类)2月第5周
{:1_102:}每周一推,希望这些资源能帮助到大家 PCB设计100问.pdf 混合信号仿真技术综述 高速PCB设计和Apsim仿真工具 《Cadence高速电路板设计与仿真(第4版)——原理图与PCB设计》范例资 ......
okhxyyo PCB设计
关于C216的问题,想做一个密码锁,新人求大佬指教!!
LOCK.C(24): error C216: subscript on non-array or too many dimensions 请问这是什么原因呢, 在网上找了很多的帖子, 有说是数组越界, 有说是头文件的引用不对,和程序的错误, 由于 ......
落魄IV 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1303  2392  2685  1600  2099  13  18  27  29  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved