电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB533M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB533M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530FB533M000DGR - - 点击查看 点击购买

530FB533M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530FB533M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率533 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率98 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
DSP的CMD文件写法综述
CMD主要是根据DSP的存储器的地址范围来编的。 CMD 是用来分配ROM和RAM空间的,告诉链接程序怎样计算地址和分配空间, 不同的芯片有不同大小的ROM和RAM,存放用户程序的地方也不尽相同,所以要 ......
Jacktang 微控制器 MCU
电子基础
供初学者学习...
豆海华 电源技术
请问
想装一套简单的智能家居,只是想红外控制空调电视电动窗帘,无线控制6-7个灯开关。 网上产品很多,最后选择了完美E家的 Control838主机+IR838红外 不清楚合不合适。 初次发帖,不合规 ......
harper DIY/开源硬件专区
FPGA时序优化方法
eeworldpostqq...
通通 FPGA/CPLD
STM32的AD做交流采样线型性不太好
我调整AD的采样时间,发现采样时间越长,线性性相对好点,但是还是达不到要求。 检查了电路,电压输入的值,线性性能达到要求,但是AD采集的线性性达不到要求。 我初步估计是AD的 ......
svfya stm32/stm8
你家的灯该LED了吗?LED已掀起新光源革命!
虽然北京奥运会已经过去了1年多时间,但是很多人依然能够清晰记得奥运会开幕式的一幕幕精彩瞬间。其中,演员们身缠灯带,在黑幕中或翩翩起舞,或排出各种阵型,让人置身亦真亦幻的仙境,人们对 ......
探路者 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2824  211  1260  2560  263  52  51  7  49  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved