电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB000344DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530AB000344DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AB000344DGR - - 点击查看 点击购买

530AB000344DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AB000344DGR规格参数

参数名称属性值
类型XO(标准)
频率344kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
最新的ARM
看看有人用没,一起讨论一下...
jingfeng90 嵌入式系统
请问大虾,24LC01与pcf8563冲突,怎么办?
原则上应该不会,因为24LC01是A2,A3的地址,而pcf8563却是A0,A1,但是现在确确实实发生了冲突的情况。表现如下: 一个i2c总线上接的2个器件,当读写eep的时候,没问题,正常 读写pcf的时候 ......
zxq6 微控制器 MCU
3美元600M主频的i.MX RT跨界处理器,有多大破坏性【发布会归来兮】
上午去了恩智浦的发布会(会议演讲PPT:308297), 印象最深的是 恩智浦半导体微控制器产品线全球资深产品经理曾劲涛 略带邪气地说的一句话:“600M的处理器从3块美金开始,非常有破坏性:plea ......
nmg 单片机
北大Verilog课件
数字集成电路设计入门 --从HDL到版图 于敦山 北大微电子学系 ?介绍Verilog HDL,内容包括: –Verilog应用 –Verilog语言的构成元素 –结构级描述及仿真 –行为级描述及仿真 –延时的 ......
lixiaohai8211 模拟电子
[F7设计小分队征集中] 【F7开发板英雄帖】---会思考的智能家居(深圳站)
本帖最后由 molin2050 于 2015-8-18 13:58 编辑 ...
molin2050 stm32/stm8
求男生今天心里的阴影面积
:Sad:话不多说,你懂的 今天你们公司的女神下午是不是都走啦,瞬间感觉半边天都是男生啊{:1_145:},虐男节啊 ...
nmg 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 82  2298  258  1618  2315  39  43  37  14  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved