电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB000132DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB000132DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AB000132DGR - - 点击查看 点击购买

530AB000132DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AB000132DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率672.162712 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
此时不崩溃,更待何时。
这个时候,相信很多人都回到家或者,在回家的路上吧。本屌却依然苦逼的在公司。根据计划,进度还差一点。准备搞一下。结果,今天,pic单片机不给力。有时下载不了,有时下载了不能运行。供电充 ......
ienglgge 聊聊、笑笑、闹闹
哪位网友知道这个蓝牙模块?
哪位网友知道这个蓝牙模块是什么型号? 232291 ...
dcexpert DIY/开源硬件专区
无线WIFI信号差怎么解决
用手机上网,最烦的就是wifi信号差,你明明看着信号满格,手机屏幕里却一直转啊转,就是转不去。这种情况成为丢包,我来给大家解释一下。 丢包是指,在通信中是指通信数据包丢失 ......
Aguilera 无线连接
51单片机通过ESP8266发送温湿度+PM2.5,安卓APP实时接收显示并绘制数据曲线和报警
此内容由EEWORLD论坛网友小猫猫爱吃鱼原创,如需转载或用于商业用途需征得作者同意并注明出处 51单片机通过ESP8266发送温湿度+PM2.5 安卓APP实时接收显示并绘制数据曲线和报警 使用单片机 ......
小猫猫爱吃鱼 51单片机
利用DSP实现的实际环境下语音识别方法
利用DSP实现的实际环境下语音识别方法...
shaomingyi DSP 与 ARM 处理器
是德科技利用校准降低仪器测量不确定度、提高测试精度在线直播资料合集
感谢大家的积极参与~下方为本次直播的资料合集! ● 直播主题: 利用校准降低仪器测量不确定度、提高测试精度 ● 直播视频:>>点击播放 ● 直播PPT:>>点击下载 ● 直播期间 ......
EEWORLD社区 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 556  1580  1629  2525  455  44  48  1  50  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved