电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570DCC001772DGR

产品描述OSC XO 150.0000MHZ CML SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570DCC001772DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570DCC001772DGR - - 点击查看 点击购买

570DCC001772DGR概述

OSC XO 150.0000MHZ CML SMD

570DCC001772DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型CML

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
遇到一个问题,请教大虾!
调一个正弦信号发生器,用SignalTap Ⅱ测波形,下载后点击Autorun Analysis键,出现了这样的错误Error: Can't find the instance. Download a design with SRAM Object File containing this i ......
eeleader FPGA/CPLD
做嵌入式图形开发用哪种操作系统好?
做嵌入式图形开发用哪种操作系统好呢?WinCE还是UCLinux? 在不考虑费用的情况下,哪种的易用性好?哪种支持的ARM芯片类型多呢? 谢谢...
well2003 嵌入式系统
!!!超级大赛题!!!不看的回家哭!
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 :victory: :victory: !!集结!!! 大赛题! 不看的回家哭! 控制类小车: 二维测距! 音频小车,发射声音,有两个接 ......
sunnyzhu12 电子竞赛
交互式磁流体的项目
一个交互式的、磁流体的项目。电磁铁是通过运行在Raspberry Pi Pico W和MicroPython上的网络服务器控制 653922 ...
dcexpert MicroPython开源版块
低频信号中引入高频干扰的问题
低频信号中引入高频干扰的问题:在测量低频信号时很容易引入高频干扰,因而测量频率总是偏大,不知道应该如何滤掉那些高频噪声,尝试过用电容滤波,但是不起作用,请大家帮忙。...
量子阱 模拟电子
load program过程中报错了,求助
大家好,我现在用TI的2407DSP进行编程。现在是往外扩的RAM里load program过程中报错了,大家帮忙分分析下原因,拜托了! 其中报错提示如下: Data verification failed at address 0x144. ......
xiaoping2016 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2417  2271  485  1011  1733  2  17  4  15  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved