电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570DCC001344DGR

产品描述OSC XO 150.0000MHZ CML SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570DCC001344DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570DCC001344DGR - - 点击查看 点击购买

570DCC001344DGR概述

OSC XO 150.0000MHZ CML SMD

570DCC001344DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型CML

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
虚心求教
请问哪位朋友有关于脉搏测量仪和血压测量仪方面的资料,我在网上找了满久,都没找到,哪位有的话麻烦帮忙一下。我的邮箱是gwl326@126.com。我在学校想利用课余时间自己做一个...
gwl326 测试/测量
CAN数据传输的一个问题
一般MCU或者ARM或者DSP有32个报文对象或者32个邮箱,每个报文对象或者邮箱都配置一个ID,而每一个CAN数据帧最大长度为8个字节,那么微控制器一共能传输32*8=256个字节的数据,如果系统中物理量 ......
喜鹊王子 DSP 与 ARM 处理器
速锐得车载以太网的信息性能优势硬件及应用研究
车载通信技术的发展从串行通信,到工业总线,再到总线网络。随着车载电子控制和信息装置的增加以及信息服务需求不断增加,更高级的计算机网络在车上应用是必然的,尤其是多媒体信息,以及电子地 ......
suruide 汽车电子
altera FPGA学习
在这里,就简单描述一下自己当时学习FPGA的经过: 1、语言的学习,当时在学校的时候听了点电子设计的课程,然后略知了点VHDL,后来发现VHDL不太实用(个人认为),所以就学习verilog HDL; 2 ......
eeleader FPGA/CPLD
IT大师的结局
117488 这本书写的很好,也很真实,我想把这本书学精通,拿到书看到这“疯老头”就心凉了,合书散步了。 看这老头可不是街头要钱的,这人可是走火入魔的大师,看样子是一天只吃一餐饭,几 ......
青叶漂零 聊聊、笑笑、闹闹
【新思科技IP资源】原型验证即服务(PaaS):突破芯片设计流程瓶颈,简化创新路径
流片成功无疑是所有芯片开发者的共同目标,否则耗时持久的努力和流片所产生的高昂成本都将付诸东流。基于FPGA的原型验证是芯片流片前非常重要的一个步骤,不仅可以提高流片成功率,还可加速软件 ......
arui1999 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2737  1388  2760  2258  2824  43  45  33  55  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved