电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570DCC001014DGR

产品描述OSC XO 161.1380MHZ CML SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570DCC001014DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570DCC001014DGR - - 点击查看 点击购买

570DCC001014DGR概述

OSC XO 161.1380MHZ CML SMD

570DCC001014DGR规格参数

参数名称属性值
类型XO(标准)
频率161.138MHz
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
如何降低测试系统开关噪声
为测试电子和机电器件设计开关系统所遇到的问题和设计产品本身一样多。随着器件中高速逻辑的出现以及与更灵敏模拟电路的连接,使得降低测试开关系统中的噪声比以前任何时候更加重要。   本文 ......
songbo 测试/测量
为何wince数据库在单个记录中无法对单个属性进行连续存储呢?
像这样先存一个数再存一个字符串,完全可以存储 //////////////////////////////////////////////////////////////////// CEPROPVAL *pRorps; pRorps = new CEPROPVAL; // mems ......
chao2641 嵌入式系统
请问这个bufferoverflowU.lib这个lib哪里可以下载到??
如题,谢谢!...
linhuanhuan 嵌入式系统
高通滤波器、低通滤波器、带通滤波器、带阻滤波器、检波器和选频
高通滤波器、低通滤波器、带通滤波器、带阻滤波器、检波器和选频 1.这些滤波器都需要运放+电容的方式才能实现,有没有集成的滤波器芯片?这样可以杜绝大量选型的计算,包 ......
QWE4562009 分立器件
运放的重要特性?
(1)如果运放两个输入端上的电压均为0V,则输出端电压也应该等于0V。但事实上,输出端总有一些电压,该电压称为失调电压VOS。如果将输出端的失调电压除以电路的噪声增益,得到结果称为输入失调电 ......
fish001 模拟与混合信号
零基础做温湿度监控上位机
本帖最后由 Fillmore 于 2020-7-31 18:29 编辑 前言 很多网友问我,写上位机用什么语言好。C#,C++,python这些都可以写,但是你必须要把你用的语言的一些基础 ......
Fillmore 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2428  545  8  1105  2473  5  51  18  11  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved