电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BCC001468DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BCC001468DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BCC001468DGR - - 点击查看 点击购买

570BCC001468DGR概述

ANY, I2C PROGRAMMABLE XO

570BCC001468DGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【国民技术N32G457评测】9 RT_Thread Studio 驱动CAN 填坑之苦难历程!
本帖最后由 lugl4313820 于 2022-1-28 01:48 编辑 今天成功的挂载了CAN1设备,抄了官的can_sample进行测试: /* * 程序清单:这是一个 CAN 设备使用例程 * 例程导出了 can_sample ......
lugl4313820 国产芯片交流
跟夏老师学FPGA(15)verilog HDL有什么用处?
http://www.tudou.com/v/CjEkp13m38s/v.swf...
soso FPGA/CPLD
MicroPython开始支持STM32F0了
今天,MicroPython做出了重要更新,开始支持STM32F0了,第一个支持的开发板是NUCLEO_F091RC。 记得前两年论坛搞过NUCLEO-F091开发板的活动,大家可以把吃灰的板子用起来了。 https:// ......
dcexpert MicroPython开源版块
pyboardCN V2 活动汇总
本帖最后由 dcexpert 于 2018-7-21 15:48 编辑 本贴将汇总这次pyboardCN V2 活动的相关内容 【pyboardCN V2】众筹 在github上创建了pyboardCN项目 pyboardCN V2引脚图 测量pyboardCN ......
dcexpert MicroPython开源版块
电磁兼容--滤波
132754...
gaoyang9992006 ADI 工业技术
[原创]EDA资料共享
方案4:EMC效果极佳,但与方案3比,牺牲一布线层;在成本要求不高、EMC指标要求较高、且必须双电源层的关键单板,建议采用此种方案;优选布线层S2、S3,对于单电源层的情况,首先考虑方案2,其次 ......
护花使者 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2184  2181  69  1290  2803  53  24  12  16  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved