电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC001353DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ACC001353DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC001353DGR - - 点击查看 点击购买

570ACC001353DGR概述

ANY, I2C PROGRAMMABLE XO

570ACC001353DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
C#做单片机开发
本人一直做.net开发,目前接到一单片机项目,我没做过单片机开发,请问大虾有些单片机能否支持WinCE操作系统,而且用C#开发程序,开发的程序如何导入到单片机中,然后单片机如何启动程序, ......
liufan 嵌入式系统
有關嵌入式的pptp協議
要如何去設定Linux Ubuntu的pptp 設定 並且嵌入到板子上 使板子可以連線至電腦 ...
npusue Linux开发
【连载】【ALIENTEK 战舰STM32开发板】STM32开发指南--第二十一章 待机唤醒实验
第二十一章 待机唤醒实验 本章我们将向大家介绍STM32的待机唤醒功能。在本章中,我们将使用WK_UP按键来实现唤醒和进入待机模式的功能,然后使用DS0指示状态。本章将分为如下几个部分:21.1 S ......
正点原子 stm32/stm8
【设计工具】最新版本FPGA辅助设计工具robei3.0(界面美观,便携,易学易懂。。。)
83430新出的软件未破解,不能仿真,但是可以辅助代码输入,本人初学,在写顶层连接图时很吃力(需要先用笔画出各个输入输出后在写顶层文件),我用着款软件帮助写顶层连接图,使用图形方法连接 ......
lidonglei1 FPGA/CPLD
C51智能反编译器
可以将BIN或HEX代码文件反编译成汇编程序。 本帖最后由 lycdl 于 2008-7-10 12:18 编辑 ]...
忙忙草 51单片机
初级问题请教? 8155芯片的PA口地址是怎么确定的呀?
请问一下各位, 8155芯片的PA口地址是怎么定的? 我查了datasheet, 里面说: PA register --- this register can be programmed to be either input or output ports, depending on the status o ......
zhangwf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2108  1577  2473  765  228  57  28  47  40  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved