电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC000199DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ACC000199DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC000199DGR - - 点击查看 点击购买

570ACC000199DGR概述

ANY, I2C PROGRAMMABLE XO

570ACC000199DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
某外资诚聘 手机嵌入式软件开发工程师
目前我们猎头公司在替一家从事无线通信的外资企业招聘手机嵌入式软件开发工 程师,该公司专注于为无线通信领域的客户提供嵌入式软件与硬件解决方案,在 全球范围内拥有成功完成各种技术开发项 ......
CICI_CICI87 求职招聘
看看娱记的职业性
今天看到新浪上一条关于章子怡“泼墨门”的报导,本来只为猎奇,打开一看,吃了一惊,倒不是说章子怡这事怎么样,而是这个记者写文章的方式,和以前看到的都不一样:o 。 印象中,娱记都是专 ......
花花 工作这点儿事
谁有Redhat9.0的操作手册--电子版
谁有Redhat9.0的操作手册--电子版 这东西我在网上没有找到。 谁有的话,可否共享一下啊。 谢谢了:) 不要批评我舍不得买书啊。 嘿嘿,关键是书店太远。 没时间去。...
heningbo 嵌入式系统
吉时利(Keithley)仪器全国五城市巡展
吉时利(Keithley)仪器全国五城市巡展即将拉开帷幕Document Actionshttp://www.keithley.com.cn/print_icon.gif 四月中旬开始,美国吉时利(Keithley)仪器公司携手其合作伙伴美国EEC公司( ......
安_然 测试/测量
C2000内部结构介绍
1、中断 441879 PIE是外设中断扩展模块,扩展完一共96个中断 441880 441881 2、时钟 441882 3、看门狗 441883 ...
fish001 DSP 与 ARM 处理器
strip: 'mpy-cross': No such file??
您好! 刚接触这个makefile不太熟。 用的WIN7是 64位的 windows。 采用mingw32. 我下载的官网github V1.9程序 编译时候出现 mingw32-make: Entering directory 'G:/h-py/micropython- ......
xlsbz MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 371  2421  2354  479  1204  14  18  47  21  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved