电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC000115DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ACC000115DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC000115DGR - - 点击查看 点击购买

570ACC000115DGR概述

ANY, I2C PROGRAMMABLE XO

570ACC000115DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
不要忘了肌肉:栅极驱动器
262770记得今年早些时候的一篇博客文章将功率因数校正(PFC)比作啤酒吗?这个比喻太精彩了!在这一类比中,杯中啤酒代表电子装置实际上需要的“有功功率”,顶部的泡沫代表“无功功率”,整杯 ......
maylove 模拟与混合信号
M16C关总中断好像不管用?
在int2中断子程序中写了asm("fclr i"),但是还是能进该中断,各位遇到过这种问题吗? ...
wjbland 瑞萨MCU/MPU
挑战赛(高级)答题心得
第一次看到铁电板子的时候,很想获得一个,然后开始看视频,答题。大概是比较急躁,或者是水平本来就低,第一次答题居然只得了58分,没及格。后来了解到学校是出口管制单位,TI不可能给铁电的板 ......
ayu_ag 微控制器 MCU
关于LM3S8962的CAN配置
自己将关于LM3S8962的CAN配置制作成一个PDF文档,供坛友们参考学习,有关的配置所基于的驱动库版本:6734 ...
熊猫 微控制器 MCU
谁有modelsim altera的教程??
刚学习FPGA,用modelsim altera仿真遇到了问题,我完全不懂如何使用这个软件,在网上找的资料也基本上是千篇一律,我想知道有没有modelsim altera的中文资料或者教程,有的话谁能给我一份,还有 ......
清风403 FPGA/CPLD
关于protel dxp 内电层割除的问题。
由于设计需要我要在内电层VCC的中,割除一块区域。使得这个区域不要有铜片。在protel dxp中使用什么方法呢。我找个一个polygon pour cutout。我理解这个是割除覆铜的。在这里使用可以吗。达人指 ......
stone8530 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1370  431  2007  566  245  28  9  41  12  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved