电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511JCA106M250AAGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511JCA106M250AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
511JCA106M250AAGR - - 点击查看 点击购买

511JCA106M250AAGR概述

SINGLE FREQUENCY XO, OE PIN 1

511JCA106M250AAGR规格参数

参数名称属性值
类型XO(标准)
频率106.25MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
带看门狗复位的复位电路设计技巧
我们经常会用到带看门狗的EEPROM+复位芯片,如X5043\X5045,然而在调试程序时一旦使能了看门狗,如果程序尚未调试好,此时芯片可能不停地产生复位信号,重新开电JTAG也因为不停有复位信号连接不 ......
燃烧的火鸟 单片机
各位谁手里有KE06的资料,给我分享几份,谢谢。
唉,一如电子深似海。翻遍百度,这个片子除了有NXP的官方手册,再没其他有用的玩意儿。:Cry: 我还是个没毕业的实习生宝宝啊,公司让我学这个片子,只玩过51的宝宝心里苦啊{:1_85:} ...
kybn04130 NXP MCU
一种有源箝位Flyback软开关电路设计
摘要:介绍了一种有源箝位Flyback变换器ZVS实现方法,并对其软开关参数重新设计。该方案不但能实现主辅开关管的ZVS,限制输出整流二极管关断时的di/dt,减小整流二极管的开关损耗,同时也有效地 ......
zbz0529 模拟电子
北京市2005年大学生电子设计竞赛题目
本帖最后由 paulhyde 于 2014-9-15 09:46 编辑 北京市2005年大学生电子设计竞赛题目 ...
呱呱 电子竞赛
【MSP430共享】msp430F149简单数控直流电源
msp430F149简单数73338控直流电源 想学习低功耗电源的可以下过去看看...
hangsky 微控制器 MCU
飞机必须用瑞萨单片机,不能用其他任何飞控
本帖最后由 paulhyde 于 2014-9-15 03:07 编辑 rt,确定消息! ...
elite666 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1044  292  1117  2697  2668  15  29  53  7  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved