电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

596CD000109DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-810
产品类别无源元件   
文件大小418KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

596CD000109DG在线购买

供应商 器件名称 价格 最低购买 库存  
596CD000109DG - - 点击查看 点击购买

596CD000109DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-810

596CD000109DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 174.175824MHz
频率 - 输出 274.25MHz
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线

文档预览

下载PDF文档
Si596
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
( V C X O ) 1 0
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
Two selectable output frequencies
3
rd
generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
See page 9.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
Description
The Si596 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low-jitter clock at high frequencies. The Si596
is available with any-rate output frequency from 10 to 810 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si596 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments. The Si596 IC-based VCXO is
factory-configurable for a wide variety of user specifications including
frequency, supply voltage, output format, tuning slope, and absolute pull
range (APR). Specific configurations are factory programmed at time of
shipment, thereby eliminating the long lead times associated with custom
oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
V
DD
1
6
FS
GND
2
5
CLK–
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si596
【基于瑞萨R7F0C80212的Copter_accessory_DIY】之(二)硬件平台搭建及软件框架设计
2014-9-13 这周进展还可以,软件框架已经搭建起来,设计如下: 使用调度器的概念进行系统设计,建立4个任务,通过调度器安排任务的执行。 1)任务一:LED心跳,每隔1S调用一次,翻转输出 ......
tziang 瑞萨MCU/MPU
FPGA如何连接路由器模块
各位大神求助哦:Cry:,我的问题是这样的: 如何通过一根网线让FPGA连接上一个具有路由器模式且在路由器模式下工作的模块(RM04模块),即FPGA要分配到ip地址,并且最终要实现在局域网内,另一 ......
派大星123 FPGA/CPLD
zigbee协调器传给PC的命令帧内容及格式是什么?
zigbee协调器传给PC的命令帧内容及格式是什么?...
lgdd0503 无线连接
串口接收:发AA(10101010)收D5(11010101);发55(01010101)收也收D5
串口接收:发AA(10101010)收D5(11010101);发55(01010101)收也收D5?? 现在发送没问题,只是接收出问题, 顺便问一下如何清除接收SBUF的内容,看书上说复位/断电SBUF的状态都不定,我怀疑可能这出 ......
szfpga 嵌入式系统
不要拖延工作
第三:不要拖延工作          很多人喜欢在学习和玩耍之间先选择后者,然后在最后时间一次性赶工把考试要复习的东西突击完成。但是在工作中请不要养成这样的习惯,因为工作是永远做不完 ......
luowhu 聊聊、笑笑、闹闹
micropython更新了源码中的HAL库
大家可能知道,MicroPython的STM32分支中,HAL库的更新总是比较慢,落后ST官方通常有几个月时间。今天,总算又更新了,更新后的版本如下: - F4 V1.16.0 - F7 V1.7.0 - L4 V1.8.1 主要 ......
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 486  585  421  2057  1191  26  51  17  56  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved