电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD152M520DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD152M520DG在线购买

供应商 器件名称 价格 最低购买 库存  
591AD152M520DG - - 点击查看 点击购买

591AD152M520DG概述

SINGLE FREQUENCY XO, OE PIN 1

591AD152M520DG规格参数

参数名称属性值
类型XO(标准)
频率152.52MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
如何调试多片DSP?  
对于有MPSD仿真口的DSP(TMS320C30/C31/C32),不能用一套仿真器同时调试,每次只能调试其中的一个DSP;对于有JTAG仿真口的DSP,可以将JTAG串接在一起,用一套仿真器同时调试多个DSP,每个DSP可 ......
fish001 DSP 与 ARM 处理器
Android智能手机实现脸部识别功能指日可待
艾迈斯半导体激光阵列助力Android智能手机实现脸部识别功能 在苹果和三星的推动下,智能手机厂商将陆续采用面部识别技术,预计面部识别技术今后有望成为智能手机标准配备,2013年, ......
EEWORLD社区 医疗电子
支持MCU领域的专题报道
顶! 很支持! 小弟还不甚了解! 学习学习!...
fighting 单片机
【求助】
Error: Segment CODE (size: 0x88e align: 0x1) is too long for segment definition. At least 0xcc more bytes needed. The pro××em occurred while processing the segment placement c ......
thanks1 微控制器 MCU
当有需要上升沿触发要怎么处理
设全局时钟是clock(为20mhz),现在接受到输入信号in_pulse(这个信号大概持续高电平500ns),当检测到in_pulse的上升沿时,我延时1us开始产生波形,求救各位大侠们,我在全局时钟下该怎么检测 ......
eeleader-mcu FPGA/CPLD
【TI首届低功耗设计大赛】玩转MSP430FRAM MCU之开箱!
本帖最后由 君羽落 于 2014-9-2 19:50 编辑 今天早上收到顺丰短信还纳闷吶,最近没买什么东西啊,打算下午拿,无意中看到一个金刚狼开箱 贴,第一幅图就是顺丰啊,于是想到了这个比赛板子发 ......
君羽落 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 6  2792  708  2442  2551  20  23  53  29  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved