电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AA000559DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552AA000559DG在线购买

供应商 器件名称 价格 最低购买 库存  
552AA000559DG - - 点击查看 点击购买

552AA000559DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552AA000559DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 1698.812335MHz
频率 - 输出 2794.727753MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
连续导通和断续导通的问题
在书上看到说明,在设计开关电源时,有的参数或者公式 只适用于连续导通状态 而一般判断开关电源是在连续还是临界还是断续导通状态是根据开关电源电感上的电流是否连续 如果输出功率加大,或 ......
shaorc 电源技术
求助大神帮帮小白 外部中断与数码管显示(直接看中断触发的问题就好)
题目::驱动数码管动态显示,从右向左在 8 个数码管上逐位移动并循环显示数字 “2019”。以拨动开关或按键作为外部中断请求信号,执行中断服 务 ......
liwing666 51单片机
关于信号与系统的一个问题
当播放器的速度变快时,播放出来的声音就变高了; 这是因为电信号的频谱变宽   但是为什么声音的频谱就变宽了呢?  请高人指教!...
stream DSP 与 ARM 处理器
自己写的CPLD作为DSP外设读写数据的程序代码,请高手看看哪有问题
CPLD作为DSP外设时,DSP把数据放在IO空间,CPLD读取数据,根据相应的地址和信息控制外设工作的程序。自己编写了一段程序,但烧进CPLD后,DSP无法工作,请高手看看哪有问题 module project6(D ......
happysee FPGA/CPLD
SensorTile 开箱上手
从申请到审核再到收到板子大概用了20多天时间,这20多天一直在思考应该如何设计这一套产品,现在终于拿到了,开始开箱测试。 板子图片在此就不拍了(手机太差,不好意思把拍的照片拿出来:pleas ......
李炳1991 MEMS传感器
MSP430程序库<一>综述
我的大学生活即将结束;由于本人对软件比较感兴趣,毕业之后也许就远离的我的专业(电子信息科学与技术)了;我在大学期间也参加了电子设计竞赛等,在竞赛中我主要负责单片机程序的编写,所以对ms ......
Engin 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1702  1615  923  1909  2336  25  42  38  15  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved