电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AC000471DGR

产品描述Oscillator, 10MHz Min, 945MHz Max, 644.5313MHz Nom
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552AC000471DGR在线购买

供应商 器件名称 价格 最低购买 库存  
552AC000471DGR - - 点击查看 点击购买

552AC000471DGR概述

Oscillator, 10MHz Min, 945MHz Max, 644.5313MHz Nom

552AC000471DGR规格参数

参数名称属性值
是否Rohs认证符合
Objectid113806283
Reach Compliance Codecompliant
Samacsys ManufacturerSilicon Labs
Samacsys Modified On2020-04-29 16:52:46
JESD-609代码e4
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率644.5313 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
国内大厂总有消息在爆裁员,国内经济环境真的在变差?
最近看新闻说,京东,阿里等等不少企业都在爆料裁员的信息,给人的感觉现在国内的经济循环不如之前了,同志们,您们所在公司现状如何呢? 先说下我吧!这两年的业务量明显在减少,而且利 ......
zhangdaoyu 聊聊、笑笑、闹闹
【C2000使用经验】CCS的绝对地址定位
一、概述 绝对地址定位,对于控制类(或叫嵌入式)编程人员来说,是必须使用的方法。不同的编译器有不同的定位方法。 相信控制类编程人员都使用过51机,一个较普遍的编译器Keil,它对绝对 ......
dontium 微控制器 MCU
秒表怎么制作
大佬们stc单片机秒表怎么写,四个数码管...
努力嘉禾 DIY/开源硬件专区
toop2007
我购买了toop2007 编程器 但驱动不对,谁有驱动能连接给我吗?谢谢...
郑孝华 嵌入式系统
电磁波频谱的划分
电磁波频谱的划分: 1、甚低频(VLF)3 kHz~30 kHz,对应电磁波的波长为甚长波100 km~10 km; 2、低频(LF)30 kHz ~300 kHz,对应电磁波的波长为长波10 km~1 km; 3、中频(MF)300 kHz~300 ......
Aguilera 无线连接
各种液晶屏显示例子,这是我存了几年的东西,希望有用
保存了几年的液晶屏显示例程,希望对新手有所帮助···...
brattt Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2611  1598  2383  2000  2002  13  16  11  35  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved