电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550BE000325DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550BE000325DG在线购买

供应商 器件名称 价格 最低购买 库存  
550BE000325DG - - 点击查看 点击购买

550BE000325DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550BE000325DG规格参数

参数名称属性值
类型VCXO
频率1333.02857MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
wince5.0下内存泄露,很微小的,几分钟增长4k
定时器3秒执行一次 Invalidate(); UpdateWindow(); 整个程序就干这一件事,隔3秒显示一张图片。但是我用wince的系统属性查看正在使用的内存数,隔几分钟就会增长4K,我联系观察了几个小 ......
lulidpj 嵌入式系统
寻求TMS320C50 DSK的例程
最近搞一个项目,用的DSP 是TI九几年的一个DSP ,TMS320C50,手头没有相关的参考例程代码,在TI官网上也找不到其DSK的例程了,由于项目时间紧,如果有哪位曾经做过的,能否帮忙找一下曾经做过的 ......
许燕文 DSP 与 ARM 处理器
2012第二届中国国际分布式能源及储能技术设备展览会图片报道
3月29日上午阿牛哥去北京国家会议中心参加2012第二届中国国际分布式能源及储能技术设备展览会,看到了国电电力,华北电科院还有知名企业中兴,华为,浙江大立,日立,西门子等公司展台,还有知 ......
jameswangsynnex 能源基础设施
开发一个tcpsocket的服务器,供客户端升级下载升级文件
我目前在开发一个采用tcpsocket的服务器,供客户端下载文件更新。用QT实现。谁有具体的服务器代码或者例子给看下的。具体要求: 能接受多个客户端连接,可以对其进行管理 能核对客户端发送的 ......
laidawang Linux开发
for 语句中引用delay
//运行提示错误:) sbit Led=P1.0; if(k==4) { for(i=0;i...
newstudent stm32/stm8
求助:USART
我用2个MSP430做串口同步通信模式,主机发一串数据给从机,请问各位大大: 从机URXBUF收到一个数据后是否要清空才能接收下一个数据? 过程: URXBUF收完一个数据;IFG=1;中断服务中读出数 ......
1235421 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2101  1207  1267  2160  1214  27  50  43  26  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved