电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AJ873M515DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件    振荡器   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550AJ873M515DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AJ873M515DG - - 点击查看 点击购买

550AJ873M515DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AJ873M515DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率130 ppm
频率稳定性20%
线性度10%
安装特点SURFACE MOUNT
标称工作频率873.515 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
输出负载50 OHM
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
请收藏altium官方的库文件下载地址
本帖最后由 qwqwqw2088 于 2017-2-26 22:39 编辑 前几天有人私信要这个地址,再发一次到论坛,大家需要的收藏一下 Download all Libraries, in single ZIP file (305MB) 下载地址:altiu ......
qwqwqw2088 PCB设计
请教:发光二极管的命名:FDA21CFR
如何根据二激管的名字看其参数,例如FDA21CFR?...
ardentyears FPGA/CPLD
CCS昨天编译出现“gmake: *** 拒绝访问",所有编译无法运行,奇怪得很呐
大家早上好,我这边遇到个关于CCS的小问题,想请大家帮帮忙。 问题描述:从昨天下午开始,使用CCS编译已经写好的程序之后,进度一直停留在大概7%左右的位置,查看编译信息,发现有如下提示:gm ......
bobde163 微控制器 MCU
STM32F103与MM32F103
一直很多程序猿和y新同学问我这个问题,STM32F103和MM32F103的,选哪个更合适,我们公司经过一段时间的开发和测试,给点小意见。 概述: 1、STM32F103稳定,价格贵,大牌厂商生产,服务及 ......
灞波儿奔 微控制器 MCU
wince wifi有问题
WINCE在开机后自动弹出来一个WIFI无线配置的窗口,但是这个窗口比LCD高了,有没有好办法把这个窗口缩小一点呀!如果单改代码来缩小窗口,那窗口上的控件也要调整,比较麻烦,改资源文件又好像只 ......
gdaddma 嵌入式系统
菜鸟求学习资源
本人初学者 求哪位大神推荐一下好用的的教材或教学视频 ...
雨中行 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1432  1543  1359  818  2681  42  25  54  53  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved