电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAB000630DG

产品描述OSC XO 212.5000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FAB000630DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FAB000630DG - - 点击查看 点击购买

570FAB000630DG概述

OSC XO 212.5000MHZ LVDS SMD

570FAB000630DG规格参数

参数名称属性值
类型XO(标准)
频率212.5MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EEWORLD新版论坛即将上线
EEWORLD全体坛友,大家好! 经过大家几个月不懈的努力和全体热心坛友的大力支持,EEWORLD新版论坛决定于下周炫丽登场!:rose: 感谢大家在论坛测试阶段提出的建议以 ......
EEWORLD社区 为我们提建议&公告
触摸XPT2046中断
我在调试触摸XPT2046(IC)时,设置的触摸中断,触摸时能进入中断,但是却无法跳出中断,用示波器看,发现是因为XPT2046的中断引脚产生了周期性脉冲,这个感觉是不应该产生的,求大神指点,谢谢了 ......
虚源草 单片机
社区智能远程健康监护系统设计方案
1 引言 人口老龄化已成为当今世界的一个突出的社会问题。据联合国统计,2002年,全世界的老龄人口(60岁及60岁以上)总数已达6.29亿,占世界人口总数的10%,到2050年,将占总人口数的21%。中 ......
dtcxn 机器人开发
CE中com组件和进程通信实现??在线等,高分
在CE中 当应用程序A调用了COM组件更新数据库内容时,则需要通知应用程序B同步数据库中的内容( 通知内容是带具体数据,且都是无窗体程序); 应该如何实现?? 怎样才能效率比较高?? ...
PingYuanRen 嵌入式系统
Linux虚拟机无法登陆
我从网上下了一个VMware-server-2.0.2-203138.zip, 解压安装,打开后要求输入用户名,密码。 我不知道,从网上查了几个用户名密码,都进不去。 我该怎么办呀?谢谢!213389 ...
chenbingjy Linux开发
本周精彩博文分享
【原创】+运算放大器在电流源中的应用 电流源不可能在没有必要电压的情况下迫使电流流入负载。把某个电流源看作是一个电路,它对其输出电压进行调节,以使预期电流流入负载。如果没有10V的电 ......
橙色凯 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2400  2644  2498  2695  2214  19  9  58  46  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved