电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAB000269DG

产品描述OSC XO 50.0000MHZ LVDS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FAB000269DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FAB000269DG - - 点击查看 点击购买

570FAB000269DG概述

OSC XO 50.0000MHZ LVDS SMD

570FAB000269DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-8
Reach Compliance Codecompliant
其他特性TRI-STATE; OUTPUT ENABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
制造商序列号SI570
安装特点SURFACE MOUNT
标称工作频率269 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
ADI应用笔记 低噪声放大器选择指南
本帖最后由 paulhyde 于 2014-9-15 03:50 编辑 最佳噪声性能 ...
longhaozheng 电子竞赛
请教高手 PCB怎样转为原理图文件
现在有一个PROTEL格式的PCB文件,原理图文件已丢失.怎样才能转为原理图文件?? 用过OMNINET和E-STUDIO两个软件. 但无法安装使用.因为其中E-STUDIO 4.41.028版本 安装到百分94时出错.提示 需 ......
sunkow PCB设计
学习TMS320F28335了解一下 DMA配置详解
DMA(Direct Memory Access),即直接存储器存取,是一种快速传送数据的机制。它的优点在于一旦控制器初始化完成,数据开始传送,DMA就可以脱离CPU,独立完成数据传送。不需要依于CPU的大量中 ......
灞波儿奔 DSP 与 ARM 处理器
Wince6.0下没有regedit的问题
烧了个CE6到2440开发板,发现.jpg,.bmp文件图标都是缺省的,想通过regedit关联图标 发现没有regedit.exe 问下各位该怎么办...
zxinqiao 嵌入式系统
设了断点,SoftICE跳不出来!
设了断点,SoftICE跳不出来! 学着用SoftICE时碰到的问题,设置了断点,程序执行时SoftICE不跳出。 我练习的小程序: #include #include #define PASSWORD_SIZE 100 #define PASSWORD ......
szkyd 嵌入式系统
动态加载和静态加载
最近有EVC想VS2005迁移,但是迁移中遇到了好多加载的问题, 我对lib库的动态加载和静态加载不是很清楚,所以请大家给我讲讲...
qzhp 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1198  1619  1283  400  174  26  46  55  21  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved