电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAB000126DG

产品描述OSC XO 200.0000MHZ LVDS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FAB000126DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FAB000126DG - - 点击查看 点击购买

570FAB000126DG概述

OSC XO 200.0000MHZ LVDS SMD

570FAB000126DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-8
Reach Compliance Codecompliant
Is SamacsysN
其他特性ENABLE/DISABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性100%
制造商序列号SI570
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率108 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【北京】需要一名的硬件底层研发工程师,专注信息安全!
岗位职责: 1. 电路原理图、PCB设计,固件程序开发 任职资格: 1、大学本科及以上学历,1年以上工作经验,电子/通讯等相关硬件专业毕业; 2、能熟练阅读英文资料,能承受压力,为人 ......
lovelongmai 求职招聘
STM32F107VC金龙开发板 第二章EXTI
本帖最后由 旺宝电子 于 2015-4-10 10:41 编辑 第二章 金龙107——EXTI 2.1 EXTI简介:EXTI (External interrupt) 是指外部中断,通过 GPIO 检测输入脉冲,引起中断事件,打断原来的代 ......
旺宝电子 stm32/stm8
Magma设计方法解决65纳米设计复杂性
在65纳米节点,单个芯片中可容纳数亿规模的门电路。其高复杂性使层次化设计流程变得极为耗时,同时要达到良率要求也很困难。要想及时解决这些问题,高水平的IC自动化设计技术以及对流程中功耗、 ......
FPGA小牛 FPGA/CPLD
请教USB host 的问题
我的开发板起来之后,我插入U盘,它会认出来harddisk。但如果我插入它开机,系统就不会认出来有U盘。 请问这该怎么处理啊?怎么让系统一起来就识别U盘? 另外一个问题,如果我开发代码,我 ......
water0 嵌入式系统
分享DSP之有限字长效应的用法
专用硬件或者计算机软件实现的数字信号处理中,有关的参数以及运算过程的结果都是存储在有限字长的存储单元中,由于有限精度表示数据,必然对原系统产生误差。常见的引起有限字长效应的误差 ......
fish001 微控制器 MCU
请问如何用单片机模拟SPI来访问SD卡阿????????
我网上看了很多程序,都不可以,像看看怎么样能模拟访问,...
qiushui 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 153  1264  45  2624  2245  54  45  13  19  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved