电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BAB001017DG

产品描述OSC XO 409.6000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BAB001017DG在线购买

供应商 器件名称 价格 最低购买 库存  
570BAB001017DG - - 点击查看 点击购买

570BAB001017DG概述

OSC XO 409.6000MHZ LVDS SMD

570BAB001017DG规格参数

参数名称属性值
类型XO(标准)
频率409.6MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
SM3259主控规格书
刚找到的SM3259主控规格书,希望能帮到大家。 ...
东篱悠然 下载中心专版
与FPGA可靠性的几个基本概念
建立时间和保持时间   http://www.fpga.com.cn/advance/glitch/giltch1.jpg图1 建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据 ......
eeleader FPGA/CPLD
定位基站和移动基站
如标题 本帖最后由 lybiny 于 2011-2-23 14:56 编辑 ]...
lybiny 微控制器 MCU
是什么影响我们的网络卡顿?是蓝翔?如何避免?
刚刚在 TI “无线” 风光可穿戴研讨会直播 中,有网友反映看直播时出现信号不稳、卡顿,这是为什么呢:puzzle: 297909 抛除网速的影响我们看看工程师AZ是怎么回答的:有刷电机(比如施工队 ......
eric_wang 聊聊、笑笑、闹闹
关于SysTick定时器的寄存器而引出的问题
1、在“STM32F10x参考手册”中提都不提,至少应该加一句“请参见Cortex-M3权威指南”吧。2、在《STM32F10x参考手册》中有“6.3.1时钟控制寄存器(RCC_CR)”说明了寄存器的名称;我在keilMDK ......
wzhang04 stm32/stm8
在C#中如何使用dll中的类
欲使用sapi.dll,其中sapi中定义了SpVoice类,欲使用其方法,该怎么办啊,急求...
3150gf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1049  957  1158  1502  2293  28  7  53  22  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved