电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AA000388DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AA000388DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534AA000388DGR - - 点击查看 点击购买

534AA000388DGR概述

QUAD FREQUENCY XO, OE PIN 2

534AA000388DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1622.0625MHz
频率 - 输出 2644.53125MHz
频率 - 输出 3669.3125MHz
频率 - 输出 4707.3125MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
关于单片机的教材
我刚接触到单片机,有谁能推荐比较好的教材啊 ,最好是电子版能下到...
我是特种兵 嵌入式系统
值得学习的工控经验
1。电工原理和电机原理一定要懂,简单的就记背也要背下来,比如马达容量1KW2A,正反转,星三角接线,电线容量。电阻,电感,电容的特性等    2。液压和气动也要掌握,比如压力换算,压力和 ......
totopper 工业自动化与控制
【低功耗】Xilinx的FPGA低功耗相关文章下载(一)
这是我的一些Xilinx的FPGA的论文,传上来给大家分享一下!大家多多支持啊!...
jjkwz FPGA/CPLD
电源设计问题
采用st的ST1S41PHR电路基本参考官方推荐设计电路,上电后芯片就烧了,然后输入开关电源显示3v左右(正常是7v) file:///C:\Users\jute1\Documents\Tencent Files\1240623384\Image\C2C\GTEKY1U ......
chenxr1990 电源技术
请教一个IImage.draw的速度问题
最近为了解决透明图片的问题,用到了IImage.draw方法,但是发现这个方法奇慢,绘制一个320x480的png图片,需要150毫秒左右,请问应该怎么解决这个问题,如果不用IImage接口.那么如何解决透明图片的显 ......
2008pcu 嵌入式系统
一起玩树莓派3 + x264和ffmpeg编译裁剪及简单测试
绝大部分播放器的灵魂,也是很多音视频相关工程的基石。 后面我会选择h264编码方式编码视频,h264编码由其高压缩率、高质量等特点,非常流行。x264是一个非常优秀的编码器,能集成进ffmpeg,使 ......
shinykongcn 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1794  2404  106  2655  2800  49  10  19  54  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved