电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595GD19M4400DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595GD19M4400DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595GD19M4400DGR - - 点击查看 点击购买

595GD19M4400DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595GD19M4400DGR规格参数

参数名称属性值
类型VCXO
频率19.44MHz
功能启用/禁用
输出CMOS
电压 - 电源2.5V
频率稳定度±20ppm
绝对牵引范围(APR)±75ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
jlink的RTT功能好强大~
最近使用JLINKV8调试中发现V4.9以上驱动有个RTT功能,可以很方便快捷的通过JLINK输出信息岛PC,大家有兴趣的可以搜搜相关的资料,如果需要晚些时候做个简单的教程~...
zqjqq88 stm32/stm8
这种高空图片,你们看着晕不?
中午看新闻,俄攀高狂人翻入上海中心工地 攀高650米,看到2张图,我咋坐着看都晕 141861 141862 eeworldpostqq...
fish001 聊聊、笑笑、闹闹
谁知道 RALINK RTP 3352 QA TOOL
本帖最后由 3123543534533 于 2020-11-19 10:51 编辑 各位高手 谁能帮忙找到这个软件,且共享一下呢 ...
3123543534533 TI技术论坛
ADSP-2106X SHARC DSPs软件仿真器的构架与实现
一种ADSP-2106x DSPs (数字信号处理器, Digital Signal Processors)的软件仿真器(ADSPSim)。在此仿真器构架过程中,面向对象仿真技术的使用大大改善了软件的模块化、可重用性和灵活性,更加体现 ......
Jacktang DSP 与 ARM 处理器
C2000浮点运算注意事项——CPU和CLA的差异及误差处理技巧
C28x+FPU架构的C2000微处理器在原有的C28x定点CPU的基础上加入了一些寄存器和指令,来支持IEEE 单精度浮点数的运算。对于在定点微处理器上编写的程序,浮点C2000也完全兼容,不需要对程序做出改 ......
Jacktang 微控制器 MCU
安防工程建成后易出现的问题及解决方法
听取冯老师的建议,觉得这个文章不错,在此转发一遍,供大家学习: 安全防范工程是以维护社会公共安全为目的,综合运用安全防范技术和其他科学技术,为建立具有防入侵、防盗窃、防抢 ......
soso 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1821  1404  1681  1845  2488  2  8  4  49  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved