电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CH30M7200DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CH30M7200DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595CH30M7200DGR - - 点击查看 点击购买

595CH30M7200DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CH30M7200DGR规格参数

参数名称属性值
类型VCXO
频率30.72MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±15ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
dota
觉得dota 没有很多意思了 但是还是放不下啊 每次在11上 碰到一些的坑爹的队友 真的很无语 很无奈 悲剧啊...
潇洒先生12 聊聊、笑笑、闹闹
键盘里的小问题
在一个循环的程序中 void main(void) { int t; uint ch = {0x01,0x02,0x04,0x08,0x10,0x20,0x40,0x80}; Init_CLK(); Init_Port(); P5OUT=0X00; P5DIR=0XFF; while(1) ......
wangfei890912 微控制器 MCU
延时过程中的中断问题
本人在EWAVR中写了段测试程序,但关于延时过程中的中断问题有些不解: 如果没有延时程序,测试板,灯近似一直亮。 加入延时程序,可以看见灯运行的过程。 问题是延时过程中会不会产生中断, ......
小美 嵌入式系统
据说很火的:IEEE电脑鼠走迷宫竞赛
周立功组织的 不过我好像没有找到2010年的,以下转自周立功的博客,感兴趣的朋友,可以仔细查找下,并补充上竞赛的信息: 编者按:2009 IEEE国家标准全国电老鼠邀请赛即将于11月7-8日在 ......
soso 机器人开发
【设计工具】Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工 ......
nwx8899 FPGA/CPLD
DSP调试过程的几点小问题
1、地址的分配要注意,空间要够 2、在ram里面,出现错误 C28xx: Trouble Setting Breakpoint with the Action “Finish Auto Run” at 0x223db3: (Error -1066 @ 0x223DB3) Unable ......
Jacktang DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2024  267  2897  1088  2886  40  14  35  16  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved