电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC178M984DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FC178M984DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FC178M984DG - - 点击查看 点击购买

531FC178M984DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FC178M984DG规格参数

参数名称属性值
类型XO(标准)
频率178.984MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
FPGA如何从入门到高手
FPGA简介   FPGA是英文FieldProgrammableGateArray的缩写,即现场可编程门阵列,它是在可编程阵列逻辑PAL(ProgrammableArrayLogic)、门阵列逻辑GAL(GateArrayLogic)、可编程逻辑器件PL ......
led2015 FPGA/CPLD
求解:电子制作用小型变压器如何知道功率
电子制作用小型变压器如何知道功率...
rlf7835 DIY/开源硬件专区
如何抑制运算放大器的漂移
小弟最近的工作中,需要将较小的信号放大,但运放本身有漂移,请问高手如何抑制漂移...
qsrmm 模拟电子
关于读取矩阵键盘输入的问题
小弟最近一直在做一个动态电子密码锁的程序,就是密码每隔5分钟变化一次的电子锁,程序编了七七八八,理论上没有什么问题了,可是程序应用到单片机上的时候就出现了问题,一个问题就是矩阵键盘 ......
garygao 51单片机
MSP430和TC35之间串口通信的问题
各位研究MSP430单片机的朋友们好!本人目前在做MSP430单片机与TC35之间的串行通信,想通过MSP单片机读取TC35中的信息或者将单片机中的指令通过TC35发送出去。现在做的是它们之间最基本的串口测 ......
ckjtjl 微控制器 MCU
FPGA产生的fpga_irq0中断信号在HPS端如何可以检测到?
通过QSYS设置硬件得到handoff,然后通过handoff制作了preloader,但是设置的f2s_irq0中断始终在HPS这端登记不上去(使用alt_int_dist_pending_set()函数直接登记后就可以触发中断),求教在HP ......
包玉刚 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 798  902  2698  1717  2883  17  19  55  35  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved