电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC126M800DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530DC126M800DG在线购买

供应商 器件名称 价格 最低购买 库存  
530DC126M800DG - - 点击查看 点击购买

530DC126M800DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530DC126M800DG规格参数

参数名称属性值
类型XO(标准)
频率126.8MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
请教文件dir界面用什么控件设计
请教各位高手, 形如: /windows/my music/ xxx.mp3 这样的文件dir界面用什么控件设计呢, 主要是xxx.mp3和这两行使用什么控件, 因为要响应单击消息,所以不太清楚应该用 ......
licaiquan77 嵌入式系统
关于DB15三排的封装图库
小弟初学ALTIUM DESIGNER 发现AD10里面的DB15三排的默认封装是这样的:264154 看这个图像是二排的啊,请各位大大指教下,是设定就这样,还是有其他的封装。 ...
ENDBEN PCB设计
第一行是501S,第二行是35L,谁知道是什么??
跟TO-92封装外型一样,但是大小还要小的封装,谁知道?????第一行是 501S 第二行是 35L...
帝国内 模拟电子
发一本有关Visual c++的书
33561 33562 33563...
zhangkai0215 嵌入式系统
AVR单片机睡眠模式
我正在学习ATmega16 对AVR的单片机的睡眠模式有点迷惑 不能很好的使用啊 又没有找到好的详细的资料 希望高手帮帮忙 把睡眠模式和各种睡眠模式唤醒的条件讲清楚啊...
zengpeipei Microchip MCU
谁知道如何在提高2440LCD,VCLK频率,的同时能不降低它的幅值!
发现2440,LCD控制器的VCLK在频率提高到25MHZ时候,高低电平会变成0.9,2.4v。这样的电平超过我的LVDS转接芯片,对TTL信号的电平阈值要求,0.8~2.2v。低电平高于0.8v了。 请问有办法, ......
hehua 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1234  2423  2574  1826  525  30  45  51  2  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved