电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CC155M520DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CC155M520DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CC155M520DG - - 点击查看 点击购买

530CC155M520DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CC155M520DG规格参数

参数名称属性值
类型XO(标准)
频率155.52MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
人力单轨车,超有创意的概念
人力单轨车,超有创意的概念 在油价高涨的今天,各种各样节俭能源的设计层出不穷。有些设计虽然履行起来比较艰苦,但是却充满了想象力。为大家介绍的这款人力单轨车就是这样一款新鲜的概念产 ......
xyh_521 能源基础设施
为什么拷贝不过去
我下载了jdk-7u80-linux-i586.tar.gz, 我想把他拷贝到/usr/java里面,可是不成功。 如图: 239802 我拷贝的时候没有提示出错,可是考完进入/usr/java目录,没有那个文件。 请问高手,怎么 ......
chenbingjy Linux开发
PI DER-533 - 20 W USB PD Power Supply 数据手册分享
PI DER-533 - 20 W USB PD Power Supply 数据手册分享 >>>点此快速下载 239152 239153 239150 ...
eric_wang 电源技术
请教:实现毫秒级脉冲序列延时的电路
做触发电路设计的时候,需要对某一路的脉冲序列进行毫秒级时间延时后输出,请问用硬件如何实现? 谢谢!...
vitashmily FPGA/CPLD
不同模块用到的变量定义问题,这样做有无问题?
最近读到一些资料:永远不要在.h文件中定义变量! 正确的做法是: /*m1.h*/ extern int a; /*m1.c*/ #include "m1.h" int a=5; /*m2.c*/ #include "m1.h"//模块2中包含模 ......
pcwe stm32/stm8
DSP并行FLASH引导的一点经验
前几天自制的DSP板引导成功,早就打算写写这方面的东西。我用的DSP是 5416,以其为核心,做了一个相对独立的子系统(硬件、软件、算法),目前都已基本做好。下面把在FLASH引导方面做的工作向大 ......
fish001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1610  2042  1093  2827  1157  27  58  22  46  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved